完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我的设计中使用2片DAC(AD9735)产生I和Q基带信号,同时,AD4350产生2.4GHz本振。然后通过正交调制(选用ADL5385),产生载频为1.2GHz的调制信号。2片DAC时钟由AD9516提供600MHz时钟。FPGA为2路DAC输出IQ数据,该数据保存在一片ROM中,从而保证IQ基带信号的严格对起。现在发现,2片AD9735的输出发生错位,错位0~4个DAC时钟周期。而且,每次上电后,错位情况都不一样。但是,上电后,错位保持不变。DAC的配置:每次上电后,同时对AD9735进行硬件复位(使用同一个复位信号),其他都是默认配置。IQ的信号是75MHz信号,ADL5385的本振信号是2.4GHz。
|
|
相关推荐 |
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
544 浏览 0 评论
使用NDT2955代替2N6804,有没有人帮忙分析一下无输出的原因和能否替代?
1064 浏览 1 评论
1305 浏览 0 评论
1265 浏览 0 评论
1028 浏览 1 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-13 09:12 , Processed in 0.596274 second(s), Total 73, Slave 56 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号