完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
现在使用的是AD9627+FPGA(AX3750),使用一个接收例程来接收信号,只配置了2 个寄存器的值,一个是寄存器0x14,另一个是寄存器0x FF。对寄存器0x14配置成LVDS输出格式,输出为offset binary模式。对0xFF寄存器的最低位写1生效,请问AD9627是对信号怎么采样的,有IQ采样吗?
|
|
相关推荐
1个回答
|
|
高速AD,一般会有DCO的数据随路时钟,也就是表征数据时序的时钟。你给AD芯片一个驱动采样时钟clk,芯片就自动会输出采样数据,并伴随着DCO时钟一起输出,你利用DCO时钟来捕获数据即可
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
931 浏览 1 评论
基于FT600Q芯片 的USB3.0设计,为什么连接PC后设备无法识别?
1092 浏览 1 评论
774 浏览 0 评论
大佬们 运放电路前一级的放大器无论输入多少 输出都是1.58v
1519 浏览 4 评论
1440 浏览 1 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-1-23 21:24 , Processed in 0.766378 second(s), Total 73, Slave 56 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号