完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
芯片AD9467,通过修改0x17地址内寄存器值,调整ADC芯片内部DCO输出延时。经过测试,ADC采样率在60MSPS~90MSPS时,采集到的波形数据正常。但当采样率大于90MSPS时,采集到的波形数据有很多毛刺,通过调整DCO输出延时无法解决掉毛刺。在低速60MSPS~90MSPS,为什么调整DCO的延时可以消除毛刺?想了解其中的原理,帮忙解答一下。
|
|
相关推荐
1个回答
|
|
可以在电源端加强电源直流滤波特别是高频信号更加进行关注,这个电源部位可以采用陶瓷电容试试看.
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
1953 浏览 1 评论
基于FT600Q芯片 的USB3.0设计,为什么连接PC后设备无法识别?
1584 浏览 1 评论
1374 浏览 0 评论
大佬们 运放电路前一级的放大器无论输入多少 输出都是1.58v
1962 浏览 4 评论
1803 浏览 1 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-2-2 15:20 , Processed in 0.615168 second(s), Total 75, Slave 58 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号