完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
您好:我想让ada4932-1单端转差分交流耦合方式驱动ltc2159i,我中频输入信号最高频率为2mhz,信号幅度为1vpp,拟采样率设为10mhz,请问差放与adc之间的驱动电路怎么设计?另外是否还有别的更合适的差放匹配adc?
|
|
相关推荐
1个回答
|
|
驱动主要用RC电路,这样可以给内部的保持电容充电。
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
844 浏览 1 评论
基于FT600Q芯片 的USB3.0设计,为什么连接PC后设备无法识别?
1033 浏览 1 评论
720 浏览 0 评论
大佬们 运放电路前一级的放大器无论输入多少 输出都是1.58v
1492 浏览 4 评论
1411 浏览 1 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-1-22 18:56 , Processed in 0.415617 second(s), Total 42, Slave 36 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号