完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
过去,时钟频率只有10 MHz。电路板或封装设计的主要挑战就是如何在双层板上.布通所有的信号线以及如何在组装时不破坏封装。由于互连线不曾影响过系统性能,所以互连线的电气特性并不重要。在这种意义下,可以说“对信号来讲过去的互连线是畅通透明的""。
例如。如果一个器件输出一个.上升边约为10 ns、时钟频率为10 MHz的信号,则邮使是最粗糙的互连线,电路也可以正常工作。由手工连线面成的样机同规范布线的最终印制板产品一样都能正常工作。 但是现在时钟频率提高了,信号上升边也已普遍变短。对大多数电子产品而言,当时钟频率超过100MHz或上升边小于1 ns时,信号完整性效应就变得重要了,通常将这种情况称为高频领域或高速领域。这些术语意味着在那些互连线对信号不再透明的产品或系统中,如果不小心就会出现一种或多种信号完整性问题。 从广义上讲,信号完整性指的是在高速产品中由互连线引起的所有问题。它主要研究互连线与数字偿号的电压电流波形相互作用时其电气特性参数如何影响产品的性能。
|
|
嵌入式学习-飞凌嵌入式ElfBoard ELF 1板卡-开发板适配之电阻屏触摸
758 浏览 0 评论
1259 浏览 0 评论
嵌入式学习-飞凌嵌入式ElfBoard ELF 1板卡-开发板适配之I2C-RTC
550 浏览 0 评论
ATK-DLRK3588开发板deepseek-r1-1.5b/7b部署指南
2863 浏览 0 评论
《DNESP32S3使用指南-IDF版_V1.6》第五十章 WiFi热点实验
865 浏览 0 评论
【youyeetoo X1 windows 开发板体验】少儿AI智能STEAM积木平台
12381 浏览 31 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-2-23 06:25 , Processed in 0.560738 second(s), Total 70, Slave 50 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191