完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
如下图,使用RT-thread studio 创建STM32F103工程后,准备将HSI 改为HSE 时,发现一个问题, 为什么F103 系列对应的RCC PLLMUL 是 16, 不应该是9吗? #if defined(STM32F100xB) || defined(STM32F100xE) |
|
相关推荐
2个回答
|
|
RCC_PLLConfig(RCC_PLLSource_HSI_Div2,RCC_PLLMul_16);
/*设置PLL时钟源及倍频系数,频率为8/2 x16=64Mhz*/ |
|
|
|
在STM32F103系列中,RCC_PLLMUL的取值范围为2~16,因此可以设置为16,而不是9。这是因为在STM32F103芯片中支持更高的系统时钟频率,因此需要更高的PLL倍频系数。在修改时应该根据具体的硬件设计需求进行选择。
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
AI模型部署边缘设备的奇妙之旅:边缘端设备的局域网视频流传输方案
1641 浏览 0 评论
1510 浏览 0 评论
AI模型部署边缘设备的奇妙之旅:如何在边缘端部署OpenCV
6747 浏览 0 评论
tms320280021 adc采样波形,为什么adc采样频率上来波形就不好了?
1876 浏览 0 评论
4022 浏览 0 评论
78714 浏览 21 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-2-1 13:05 , Processed in 0.356889 second(s), Total 41, Slave 35 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号