完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
#s32g3 RDB3 S32G399A
我正在基于 SDK BSP35 在 CPU 为 S32G399A 的 S32G RDB3 板上开发 PCIe。 我发现,通过将 0x4 写入 PE0_GEN_CTRL_1 来将 PCIe 设置为 RC 模式 rm486025 - S32 SerDes 子系统参考手册 (Rev2DraftA) (2.5).pdf 第 93 页 3-0 DEVICE_TYPE 设备类型 控制 PCIe 控制器设备类型、PHY 类型、SRIS 模式和手动通道翻转启用。 0000b - 端点 0100b - 根联合体的根端口 0110b - 上游交换机端口 所有其他值均保留。 在我写入寄存器 PE0_GEN_CTRL_1 之后,我想回读位于 Synopsys IP 中的 Header Type 寄存器,以检查它是否已经处于 RC 模式。 我发现,我必须在写入 PE0_GEN_CTRL_1 寄存器后添加大约 6ms 的延迟,然后 Header Type 寄存器才能读回正确的值(0x1,RC 模式)。与RDB2相比,RDB2上不需要这个延迟。 我想知道,RDB2 和 RDB3 上的 PCIe 是否有任何设计差异,这可能会导致这种延迟?或者有什么建议可以检查这个问题吗? Synopsys DesignWare PCIe.pdf 版本 4.10a 2012 年 7 月 page739 |
|
相关推荐
|
|
只有小组成员才能发言,加入小组>>
1936个成员聚集在这个小组
加入小组我的项目我做主,使用GN+Ninja来完成构建系统(VSCode开发RT106X)
36433 浏览 0 评论
NXP IMX8应用处理器快速入门必备:技巧、使用、设计指南
5051 浏览 1 评论
6118 浏览 1 评论
6822 浏览 0 评论
NXP i.MX6UL开发板(linux系统烧录+规格+硬件+模块移植)使用手册
4255 浏览 0 评论
655浏览 2评论
求助,S32G上Core M启动后如何让Core A在Flash指定位置加载uboot?
646浏览 2评论
ESP32-WROVER-IE + LAN8720以太网,GPIO0电压只有1.6v,无法正常进入spi flash boot模式如何解决?
647浏览 2评论
求分享适用于PN7160 Android的NFC工厂测试应用程序
738浏览 2评论
851浏览 2评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-29 15:33 , Processed in 1.225034 second(s), Total 75, Slave 59 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号