完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
请教下,当CH32V307在运行在144MHz频率下,同时HCLK也为144MHz时,由于SDIO的CLKDEV寄存器只有8位,因此最低时钟频率约为560KHz,超过了SDIO规范要求的初始化时钟必须小于400KHz的限制。请问下这种情况下是否有解决方案?先将HCLK设置为72MHz,完成SDIO初始化后再调整频率是否可行?谢谢。
|
|
相关推荐
1个回答
|
|
您好,建议你直接使用主频96MHz。若需要设置主频设置成144MHz,可以在SDIO初始化阶段将HCLK 2分频,初始化完成后再恢复144MHz。需要注意在这个阶段所有外设的时钟都会跟着改变,若有其他外设的处理,则需要注意。建议在这阶段只进行SDIO的初始化。
|
|
|
|
只有小组成员才能发言,加入小组>>
437 浏览 1 评论
CH579M+RT-Thread,RTC从Sleep模式唤醒失败是什么原因?
2847 浏览 2 评论
2340 浏览 1 评论
791浏览 2评论
CH565W以太网,是必须有SKCKET中断才能发送数据吗?
418浏览 1评论
325浏览 1评论
用DVP采集图像,用UDP传给PC端,采集两帧后图像报错是什么原因?
459浏览 1评论
CH569通过HSPI实现USB3.0和FPGA高速双向通讯
609浏览 1评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-10 17:52 , Processed in 0.677038 second(s), Total 44, Slave 39 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号