完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
根据CH569W芯片手册介绍,63脚可以输出1.2V电压给9脚内核1.2V供电。CH569W Demo板的原理图中,6、9和63脚都是由U5(CE8502AM)供电, 1、这样是否会有问题? 2、原理图设计时U5能否去掉,,6、9脚都由63脚供电? |
|
相关推荐
1个回答
|
|
CH569常被用于和FPGA通信,利用自身USB3.0接口和电脑通讯,实现数据的高速收发。
在实际使用中,我们需要对CH569评估板进行一些小改动。 用导线将上下两层板子的LED1和LED2的阴极交叉焊接到一起,这个在代码中会作为数据流控的状态指示引脚来使用(对应PB23和PB22,可以任意修改为其他空闲引脚)。加上32位宽HSPI接口的40个PIN,在实际使用时总共用到42根PIN来和FPGA对接。 CH569评估板上的SPI FLASH,不担任存储CH569固件的工作,只是作为一个SPI从机,方便使用者探究CH569的SPI外设,而已。所以在设计电路时,这个SPI FLASH直接去掉。CH569的固件是储存在片内flash上,启动也是内部加载。CH569最小系统只需要一颗晶振和阻容件即可实现。 以下是最小系统电路: CH569W-R0最小系统.pdf 以下是和FPGA对接的推荐电路: CH569W-HSPI-FPGA-R0-1v1.pdf 注意: 1、使用HSPI时设计下载按钮是PA13,因为默认的BOOT触发引脚PA5作为HSPI数据线HD0,为了优化走线,采用了备用的BOOT触发引脚。 2、芯片VDDIO网络供电电压可以降低至1.8V,以满足常见的FPGA IO电压。此处注意CH569芯片上电期间需要保持VDDIO最低为2.5V,待用户程序运行之后,再降低至目标电压。 3、HSPI的40根线尽可能做等长。 |
|
|
|
只有小组成员才能发言,加入小组>>
522 浏览 1 评论
CH579M+RT-Thread,RTC从Sleep模式唤醒失败是什么原因?
2903 浏览 2 评论
2399 浏览 1 评论
869浏览 2评论
688浏览 1评论
riscv-none-embed-objcopy: \'PWM_Output.elf\': No such file这个咋解决,
418浏览 1评论
525浏览 1评论
请教一下,Mounriver 编译不成功:找不到库文件,怎么整
814浏览 1评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 20:39 , Processed in 0.932187 second(s), Total 43, Slave 38 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号