完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我对ARM Cortex M3的总线结构和内存模型有些困惑。首先,Cortex M3实际有3条物理上分离的总线吗? 他们说,通过ICode总线提取代码存储器中的指令,而通过DCode总线提取数据。因此,如果我有一些闪存映射到代码存储区域中,用于存储我的代码和一些常量数据,那么我将如何准确地将两条总线连接到它?我将两条代码总线连接到同一物理IC吗? 如果我有一个RAM芯片映射到用于保存我的常规数据的SRAM存储器区域,我是否可以将系统总线连接到它,以便可以在其上执行常规数据提取? |
|
相关推荐
1个回答
|
|
从第90页可以看出,外部APB使用地址0xE0040000至0xE00FFFFF,系统总线使用0x20000000至0xDFFFFFFF和0xE0100000至0xFFFFFFFF。但是,D代码和I代码总线共享地址范围0x00000000至0x1FFFFFFF。
Cortex-M3假定读取D代码或I代码端口上的相同地址将访问相同的数据。如何实现此目标取决于实现者,但可能对设备的性能产生重大影响,选项(不一定是所有可行的选项)可能包括: 1.将简单的仲裁器(矩阵)集成到单个从设备(闪存/ ROM / RAM)中。 2.通过预取到I代码和绕过D代码进行闪存。 3.双端口RAM,对I-Code只读,对D-Code读/写。 4.某种缓存系统-可能支持I / D代码之间的命中不足。 当前,当前可用的Cortex-M3微控制器通常在0x00000000 +处具有闪存控制器,而在系统总线上的SRAM和外设在0x20000000 +处。 |
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
飞凌嵌入式ElfBoard ELF 1板卡-移植前准备之git管理内核源码
403 浏览 0 评论
702 浏览 0 评论
迅为RK3568开发板篇OpenHarmony实操HDF驱动控制LED-接口函数
752 浏览 0 评论
飞凌嵌入式ElfBoard ELF 1板卡-本地仓库管理之分支间的操作
667 浏览 0 评论
飞凌嵌入式ElfBoard ELF 1板卡-本地仓库管理之当前分支内的操作
1005 浏览 0 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-1-23 10:33 , Processed in 0.479803 second(s), Total 40, Slave 35 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号