完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
1、Cortex-M0、端口与总线介绍与配置 在ARM DesignStart网址下载的Cortex-M0 DesignStart Eval文件资源中找到名为“cortexm0ds_logic.v”的文件,这便是处理器核的网表形式的Verilog代码。在实验开始前,我们需要对处理器核的时钟、复位、无用端口以及DAP的iobuf进行配置。 由于ARM DesignStart Eval中提供的处理器核代码为不可读的网表结构(即直接基于基本门电路的描述,想要读懂或了解此类电路逻辑几乎不可能),相关说明文档也极少对处理器核端口有详细的描述,因此这里对端口的配置基本上依赖于DesignStart资料包中提供的参考设计,根据参考资料中的代码尽可能的理解各个端口的意义。 首先是System input部分端口,此部分端口为处理器核所需要的各种时钟与复位,时钟与复位作为触发器的基本输入,设置错误将会直接导致整个系统的崩溃与失效,因此这部分端口至关重要。 接下来是Power management input/output部分端口,此部分与处理器核功耗管理单元有关,控制处理器核出入睡眠状态(由WFI与WFE指令控制处理器核流水线停止,停止读取与处理指令,整个电路进入功耗极低的状态,最后通过中断与事件唤醒,在本手册内容中不涉及)、调试启动(要将输出端口CDBGPWRUPREQ信号经过同步后接在输入端口CDBGPWRUPACK处)与软复位(CPU的SYSRESETREQ输出信号需要经过同步后接入HRESETn,这是因为在处理器核进入调试模式后,调试器能够向处理器核发送特定代码实现软复位,当其内部复位寄存器被置位后,则通过SYSRESETREQ信号发出复位请求)。 原作者:硬木课堂语雀
|
|
相关推荐
|
|
iTOP-3A5000主控板龙芯架构外加机箱就是一台电脑主机
803 浏览 0 评论
迅为RK3568开发板EMMC镜像导出打包update.img
852 浏览 0 评论
飞凌嵌入式-ELFBOARD 硬件知识分享-ELF 2电源电路讲解
1309 浏览 0 评论
2011 浏览 0 评论
飞凌嵌入式ElfBoard ELF 1板卡-mfgtools烧录流程介绍之烧写所需镜像
1704 浏览 0 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-28 22:29 , Processed in 0.584575 second(s), Total 67, Slave 48 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号