完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
问题1: 假设ARM CPU系统/SOC的硬件RESET信号为低电平时CPU复位, 正常运行时RESET信号为高电平。 请教:在ARM CPU系统/SOC正常运行过程中,通过软件指令进行CPU复位,此时,在复位过程中该硬件RESET信号是低电平还是高电平? 是否通过软件指令复位CPU与硬件RESET信号电路无关,而使在复位过程中该硬件RESET信号还是保持原来的高电平状态? 问题2: 假设ARM SOC内集成有SE小系统, 请教:若按ARM推荐的SOC架构设计,当SOC内ARM CPU内核复位时,该SOC内的SE小系统是否会同时复位?(即:SOC内ARM CPU的复位与SOC内SE小系统的复位,ARM的推荐设计是:各自独立复位?还是关联同时复位?) 谢谢。 |
|
相关推荐
2个回答
|
|
|
|
|
|
最简单的处理方式是CPU软件复位时,芯片整体复位(除电源控制寄存器以及debug相关逻辑)。
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
迅为RK3568开发板篇OpenHarmony配置HDF驱动控制LED-配置创建私有配置文件
628 浏览 0 评论
飞凌嵌入式ElfBoard ELF 1板卡-初识设备树之Makefile修改
732 浏览 0 评论
飞凌嵌入式-ELFBOARD-ELF 2硬件知识分享之Debug
940 浏览 1 评论
飞凌嵌入式ElfBoard ELF 1板卡-烧录流程介绍之单独更新内核
2479 浏览 1 评论
飞凌嵌入式ElfBoard ELF 1板卡-TF卡烧录流程之烧写过程
1061 浏览 0 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-1-11 21:15 , Processed in 0.666100 second(s), Total 75, Slave 59 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号