完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
请问一下,假设对电路中的sigma-delta ADC比较器输出进行fft分析,当输入信号频率减小,而输出的SNDR值同样也减小,但是在simulink建模中,却是随着输入频率的增大,SNDR值减小,这是什么原因?
|
|
相关推荐
3个回答
|
|
假设你所说的是正确的,但是,当在电路中只改变输入信号的频率,保证采样的周期在不同的输入频率下是一致的,对比较器输出进行fft分析,随着输入信号频率的增大,得到的SNDR会变大,这应该是电路有什么特性对低频输入比较敏感。
|
|
|
|
当你的输入信号的频率变小,而你的采样频率不变的时候, 你的实际的OSR 是增大的, 那么就是说你的量化噪声是减少的。 你的SNDR 会随之增加。
这个就是model中的理论。 |
|
|
|
f lower, snr higher ~!!
|
|
|
|
只有小组成员才能发言,加入小组>>
782个成员聚集在这个小组
加入小组4906 浏览 0 评论
3676 浏览 0 评论
4629 浏览 0 评论
3653 浏览 0 评论
7388 浏览 0 评论
579浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-9-14 20:26 , Processed in 0.517768 second(s), Total 53, Slave 44 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号