完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
问题描述:由于芯片size和物理走线的原因,AHB总线信号无法在1拍时钟内从Master传到Slave端(假设信号必须从芯片的最左边到最右端,且左右相距较远),现在设想的解决办法是:
使用designware AHB2AXI IP,将AHB master转换成AXI master,同时设置AXI总线上的pipeline options(当然相应的也要将原先的AHB slave改为AXI slave),期望这样来解决物理走线长度限制造成的multi-cycle问题。 想请教各位大牛,对于这种问题,还有其他好的处理方式吗? 例如现在的designware AHB fabric能直接处理这种multi-cycle的问题吗? 多谢! |
|
相关推荐
2个回答
|
|
AHB的地址周期是不是必须一个时钟完成?
|
|
|
|
ahb本来就是因为简单,如果能ahb搞定不需要axi,axi那么多通道,布线也可能影响你现在的工艺的时序。 ... 没错,我们也是希望用AHB,只是看到DW_AXI可以在master和slave之间加register slice这个功能,而AHB协议本身无法支持类似的处理。 所以比较好的方法还是如我上图所示,用multi-layer AHB + H2H bridge的方式,对吗? |
|
|
|
只有小组成员才能发言,加入小组>>
2958 浏览 3 评论
27749 浏览 2 评论
3516 浏览 2 评论
4010 浏览 4 评论
基于采用FPGA控制MV-D1024E系列相机的图像采集系统设计
2373 浏览 3 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-1-23 13:44 , Processed in 0.566570 second(s), Total 79, Slave 60 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号