完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
|
相关推荐
1个回答
|
|
介绍了高速PCB设计中的信号完整性概念以及破坏信号完整性的原因!从理论和计算的层面上分析了高速电路设计中反射和串扰的形成原因!并介绍了IBIS仿真。
随着半导体威廉希尔官方网站 和深压微米工艺的不断发展,IC的开关速度目前已经从几十MHz 增加到几百MHz,甚至达到几GHz 在高速PCB设计中,工程师经常会碰到误触发、 阻尼振荡、 过冲、 欠冲、 串扰等信号完整性问题。本文将探讨它们的形成原因、计算方法以及如何采用IBIS仿真方法解决这些问题。 下载全文:高速电路的信号完整性分析.pdf(199.69 KB)2010-3-8 20:20 上传 |
|
|
|
只有小组成员才能发言,加入小组>>
888 浏览 0 评论
1200 浏览 1 评论
2577 浏览 5 评论
2913 浏览 9 评论
移植了freeRTOS到STMf103之后显示没有定义的原因?
2775 浏览 6 评论
keil5中manage run-time environment怎么是灰色,不可以操作吗?
1247浏览 3评论
227浏览 2评论
501浏览 2评论
410浏览 2评论
M0518 PWM的电压输出只有2V左右,没有3.3V是怎么回事?
489浏览 1评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-2-2 16:32 , Processed in 1.142927 second(s), Total 77, Slave 58 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号