完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
请问调用QSYS SDRAM控制器出现这种时序问题的原因是什么?
像这种出现在IP核内部的问题不知道该怎么解决好, 是因为外部逻辑没搭建好还是某些地方细节没注意? [url=]
|
|
相关推荐
1个回答
|
|
QSYS我用的不熟练,但是思路还是对的:
1.问题表现是SETUP/HOLD时间不足,即时序违例。 2.通常产生原因主要有两个:
//------ 水平有限,目前只遇到过这两类情况。 |
|
3 条评论
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
273 浏览 3 评论
双目视觉处理系统开发实例-基于米尔安路国产DR1M90开发板
1635 浏览 0 评论
1703 浏览 0 评论
基本FPGA或者树莓派或者其它微处理器(尽量压缩成本且完成项目)DFB激光器稳频
2237 浏览 1 评论
3342 浏览 1 评论
2518 浏览 58 评论
6315 浏览 113 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-3-7 08:24 , Processed in 0.701724 second(s), Total 86, Slave 65 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191