完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
大家好,
我希望这是我的问题的正确位置: 我使用的是定制板,Artix 7(XC7A200T)以8 MHz运行。 我想调试我的信号,但是在8 MHz和最大值。 计数为131072,读数仅为16.348 ms。 为了获得更多,我使用时钟向导添加了较慢的时钟,以便在调试设置中使用它们,直到比特流生成一切正常,但是当涉及到调试时,我收到此警告: open_hw_targetINFO:[Labtoolstcl 44-466]打开hw_target localhost:3121 / xilinx_tcf / Xilinx / 000013ca88c201set_property PROGRAM.FILE {D:/.../ Test_Components_SizeWSignals / Test_Components_SizeWSignals.runs / impl_1 / main.bit} [lindex [get_hw_devices] 0] set_property PROBES.FILE {D:/.../ Test_Components_SizeWSignals / Test_Components_SizeWSignals.runs / impl_1 / debug_nets.ltx} [lindex [get_hw_devices] 0] current_hw_device [lindex [get_hw_devices] 0] refresh_hw_device [lindex [get_hw_devices] 0]警告:[Xicom 50-38] xicom:没有为CseXsdb从站类型指定的CseXsdb寄存器文件:0,cse驱动程序版本:0。从站初始化skipped.INFO:[Labtools 27-1434]设备xc7a200t(JTAG设备索引= 0)用一个设计编程 其中没有支持的调试核心。警告:[Labtools 27-3123]在用户扫描链1或3.Resolution处未检测到调试集线器核心:1。确保时钟连接到调试集线器(dbg_hub) )core是一个自由运行的时钟,并且是活动的OR2。 使用-e“set xsdb-user-bscan”手动启动hw_server以检测用户扫描链2或4处的调试集线器。要确定用户扫描链设置,请打开已实现的设计并使用:get_property C_USER_SCAN_CHAIN [get_debug_cores dbg_hub]。 警告:[Labtools 27-1974]设备xc7a200t_0中编程的设计与探测文件D:/ Test_Components_SizeWSignals / Test_Components_SizeWSignals.runs / impl_1 / debug_nets.ltx之间不匹配。设备设计有0个ILA核心 和0 VIO核心。 探针文件有1个ILA内核和0个VIO内核。分辨率:1。使用正确的编程文件和相关的探针文件OR2重新编程设备。 转到设备属性并将正确的探测文件与已在device.set_property中编程的编程文件相关联.PROBES.FILE {D:/.../ Test_Components_SizeWSignals / Test_Components_SizeWSignals.runs / impl_1 / debug_nets.ltx} [lindex [get_hw_devices] 0] set_property PROGRAM.FILE {D:/.../ Test_Components_SizeWSignals / Test_Components_SizeWSignals.runs / impl_1 / main.bit} [lindex [get_hw_devices] 0] program_hw_devices [lindex [get_hw_devices] 0] INFO:[Labtools 27-3164]启动结束 status:HIGHprogram_hw_devices:Time(s):cpu = 00:00:28; 逝去了= 00:00:28。 记忆(MB):峰值= 809.430; gain = 1.039refresh_hw_device [lindex [get_hw_devices] 0]警告:[Xicom 50-38] xicom:没有为CseXsdb slave类型指定的CseXsdb寄存器文件:0,cse驱动程序版本:0。Slave初始化skipped.INFO:[Labtools 27-1434 ]设备xc7a200t(JTAG设备索引= 0)的编程设计中没有支持的调试内核。警告:[Labtools 27-3123]用户扫描链1或3未检测到调试集线器内核。 解决方案:1。确保连接到调试集线器(dbg_hub)内核的时钟是一个自由运行的时钟并且处于活动状态OR2。 使用-e“set xsdb-user-bscan”手动启动hw_server以检测用户扫描链2或4处的调试集线器。要确定用户扫描链设置,请打开已实现的设计并使用:get_property C_USER_SCAN_CHAIN [get_debug_cores dbg_hub]。 警告:[Labtools 27-1974]设备xc7a200t_0中编程的设计与探测文件D:/ Test_Components_SizeWSignals / Test_Components_SizeWSignals.runs / impl_1 / debug_nets.ltx之间不匹配。设备设计有0个ILA核心 和0 VIO核心。 探针文件有1个ILA内核和0个VIO内核。分辨率:1。使用正确的编程文件和相关的探针文件OR2重新编程设备。 转到设备属性并将正确的探针文件与已在设备中编程的编程文件相关联。 我不知道我做错了什么。 我对Vivado很新,只是通过Xilinx培训材料并进行了一些简单的VHDL编码。 谁可以帮我这个? 任何想法,提示或解决方案都表示赞赏! 最好的祝福 |
|
相关推荐
5个回答
|
|
你好@ jesterhead15
在硬件管理器中连接到电路板时选择的JTAG电缆频率必须小于ILA时钟频率。 谢谢,迪皮卡.---------------------------------------------- ---------------------------------------------- Google之前的问题 张贴。 如果某人的帖子回答了您的问题,请将帖子标记为“接受为解决方案”。 如果你看到一个特别好的和信息丰富的帖子,考虑给它Kudos(左边的明星) |
|
|
|
谢谢你的快速反应。
由于我不能选择低于750kHz的JTAG电缆频率,我将无法调试低于750kHz的频率,对吗? 这引出了另一个问题:我怎样才能用8 MHz振荡器产生更低的时钟? PLL和MMCM不会产生低于~5MHz的时钟。 有没有其他选项可以记录更低频率的数据? 一些二进制信号可以使用示波器/逻辑分析仪简单地测量,但是使用多个整数值会很困难。 |
|
|
|
嗨@ jesterhead15,
我建议在你的情况下使用更快的时钟可能是8MHz并尝试探测缓慢变化的信号。这里的调试限制是w.r.t. ILA时钟和JTAG频率不是针对此场景探测的信号频率。 谢谢,Arpan ----------------------------------------------- - - - - - - - - - - - - - - - - - - - - - - - -请注意- 如果提供的信息有用,请将答案标记为“接受为解决方案”。给予您认为有用且回复的帖子。感谢Kudos .-------------------- -------------------------------------------------- ------------------------ |
|
|
|
嗨@arpansur
你到底什么意思? 当使用我的8MHz时钟并设置网络进行调试时,我会在触发最大值后得到。 分辨率为125ns的131072值,这是我的初始问题。 或者我弄错了? |
|
|
|
嗨@ jesterhead15,
您可以使用计数器对时钟进行分频,以使ILA时钟频率保持两倍或两倍以上。 然后你可以探测信号。 此外,您可以使用捕获设置来捕获所需的数据。 谢谢,Arpan ----------------------------------------------- - - - - - - - - - - - - - - - - - - - - - - - -请注意- 如果提供的信息有用,请将答案标记为“接受为解决方案”。给予您认为有用且回复的帖子。感谢Kudos .-------------------- -------------------------------------------------- ------------------------ |
|
|
|
只有小组成员才能发言,加入小组>>
2511 浏览 7 评论
2880 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2337 浏览 9 评论
3430 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2518 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
2626浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
671浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
536浏览 1评论
822浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-3-7 00:39 , Processed in 1.266553 second(s), Total 51, Slave 46 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191