完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
@ marshall.bussen
marshall.bussen写道: gnarahar - Artix-7数据表上VOD的脚注说“VOD是输出差分电压(Q_P - Q_N)”,因此似乎没有给我很大的解释空间。 是的,这就是我在之前的帖子中的含义,即Va-Vb只是QP-QN,它是440mV,符合规范 marshall.bussen写道: 你是否想过VID? 应该更好地改写我的句子。 是的,如果您考虑逻辑1/0检测,它是VID。 另外我的意思是,我们的规范也规定在VOD中P的N值也会更高。 因此,对于e,g VOD max为600mV,这意味着输出信号中P将高于N 600mV Max。 marshall.bussen写道: 不幸的是,我们的高速示波器只有一个单端探头,所以我不能做任何MATH功能,但我们确实有一些差分探头测得这个差分电压接近800mV(参见本次会议的第1页),这就是为什么 我提出了这个问题。 好的,那么是的,你将无法进行数学运算。 关于差分探头,您将获得QP-QN的两倍 为了更好地阐明它,我使用MINI_LVDS_25缓冲器驱动进入100欧姆终端进行快速IBIS仿真。 检查波形,它们与您看到的内容非常相似。 Q& Qbar是单端探头。 希望这澄清一下。 -------------------------------------------------- -------------------------------------------------- ----------------没有一个愚蠢的问题。 随意问,但快速搜索,以确保它还没有得到解答。 保持对话,获得Kudos和Accept Solution。 -------------------------------------------------- -------------------------------------------------- ------------------- 在原帖中查看解决方案 |
|
|
|
男,
驱动输入是否正确端接(100欧姆,差分)? 通常,当消灭时,峰峰值电压是预期的两倍。 还要检查以确保选择了正确的IO标准(MINI_LVDS_25而不是其他一些LVDS选项)。 Austin Lesea主要工程师Xilinx San Jose |
|
|
|
嗨奥斯汀 - 输入终端采用远端100欧姆差分终端电阻,符合预期。
接收IC是制造商LCD组件的一部分。 我会尝试让他们为我们的LCD控制器提供数据表,因为目前我无法确切地说出LCD接收IC正在使用的I / O标准。我们再次检查了这些引脚肯定是为 MINI_LVDS_25标准。 |
|
|
|
男,
我怀疑你应该可以在未连接(有源)的LCD接口上测量从+到 - 的100欧姆。 我会检查你的欧姆表是否使用足够低的电压,以免损坏LCD电子设备。 最后,我将测量100欧姆终端(无LCD)的信号。 Austin Lesea主要工程师Xilinx San Jose |
|
|
|
很好的思考在系统中没有LCD的情况下测试信号!
我在LVDS对的远端连接了一个100欧姆的1%电阻*,没有* LCD存在,但我仍然看到比预期更大的电压摆幅(~400mV)。 请记住,这是看差分LVDS信号的单侧,但我希望每一侧应该是总摆幅的1/2,对吗? |
|
|
|
好,
我会以差异方式设置它(A-B,同时检查您的探头是否已校准)。 我以前见过各种各样的设置问题。 假设单端测量是准确描述发生的事情是不安全的(特别是在有问题的地方)。 你在负载测量,对吗? Austin Lesea主要工程师Xilinx San Jose |
|
|
|
不幸的是,鉴于我们的硬件设置如何,我们很难将我们的高速差分探头定位在以差分方式探测该信号所需的位置。
我用单端探头测量了LVDS对中的另一个信号,并确认它具有相同的幅度(~420 mV)。测量是在远端的100欧姆终端电阻的两侧进行的。 信号对。 示波器探头的接地参考是用于陶瓷旁路盖的附近接地垫。 接地引线有点长(15-20mm)。 |
|
|
|
男,
你用的是两个单端探头(Ch 1& Ch2)? 你能捕获并发布吗? 范围不是A-B吗? 这不是我们关注的上升或下降时间(不需要差分探测)。 你校准过吗? 了解有一个LVDS标准可以驱动2X可用,所以我担心这是选择的。 Austin Lesea主要工程师Xilinx San Jose |
|
|
|
|
|
|
|
根据数据表,MINI_LVDS_25和RSDS_25的VOD是相同的:
我试图用第二台示波器再次确认这个电压幅度,但遗憾的是我们的信号目前处于~40MHz。 到目前为止,我对所有捕获使用了15GHZ示波器,但我们的“次佳”示波器仅为500MHz,因此带宽限制开始成为一个问题。 我们总是可以降低这种信号的频率作为解决方法,但这需要一点时间来重建FPGA映像。 不幸的是,我们的高速(15GHz)示波器只有一个单端示波器探头。 我们也有特殊的差分探头,但在当前的配置中极难使用 - 它们需要焊接到电路板上并将探头引线固定在一起,等等。 您之前提到“LVDS标准驱动2X可用”; 那个标准是什么?我们如何确认我们不是为此而设定的? |
|
|
|
男,
我错了,系列7没有LVDS的这种2x驱动器功能。 这个IO的Vcco电压是多少? 你试过RSDS吗? 同样,不要担心范围带宽。 500 MHz应该足以在这里看到峰值电压。 Austin Lesea主要工程师Xilinx San Jose |
|
|
|
从scopeshots,我相信规格内的输出。
如果我查看Single Ended scopeshot,则CLK_P为Va = 1.512V,Vb = 1.072。 如果CLK_N是该信号的反相(它应该是差分),则VOD = Va-Vb = 440mV,其更接近于每个规范的MINI_LVDS_25的典型VOD。 差分探头显示真正的差分摆幅,因此几乎是(Va-Vb)的两倍。 我们的规格,即VOD更多的是P信号需要高于要检测为逻辑1的N信号。 对于例如 以MINI_LVDS_25为例,对于要检测的逻辑1,P信号需要比N信号高300mV至600mv之间的任何值。 类似地,对于逻辑0,N信号需要比P信号高300mV-600mv。 如果您使用的是单端探头,请使用CH1表示CLK_P,CH2表示CLK_N,并使用内置的示波器数学运算CH1-CH2,它将为您提供Va-Vb。 @austin如果我对我们的规格有误,请更正我 -------------------------------------------------- -------------------------------------------------- ----------------没有一个愚蠢的问题。 随意问,但快速搜索,以确保它还没有得到解答。 保持对话,获得Kudos和Accept Solution。 -------------------------------------------------- -------------------------------------------------- ------------------- |
|
|
|
为我缺席道歉,过去几天我在办公室外面病了。
奥斯汀 - 我们对这家银行的VCCO是2.5V。 我只是RSDS_25,但电压摆幅看起来几乎相同(~450mV单端)。 这是因为LCD不在系统中,所以带有一些差分100欧姆走线的FPGA将连接到100欧姆的终端电阻(在电阻焊盘处测量)。 gnarahar - Artix-7数据表上VOD的脚注说“VOD是输出差分电压(Q_P - Q_N)”,因此似乎没有给我很大的解释空间。 MINI_LVDS_25和RSDS_25的额定最大值为0.6V。 你是否想过VID? 因为谈论P / N信号之间的电压差对于1来检测1的高度并不是真正意义上的,当该对被用作输出时,对我来说。 不幸的是,我们的高速示波器只有一个单端探头,所以我不能做任何MATH功能,但我们确实有一些差分探头测得这个差分电压接近800mV(参见本次会议的第1页),这就是为什么 我提出了这个问题。 |
|
|
|
我现在要尝试使用PPDS_25,看看是否有任何差分电压变化。
|
|
|
|
@ marshall.bussen
marshall.bussen写道: gnarahar - Artix-7数据表上VOD的脚注说“VOD是输出差分电压(Q_P - Q_N)”,因此似乎没有给我很大的解释空间。 是的,这就是我在之前的帖子中的含义,即Va-Vb只是QP-QN,它是440mV,符合规范 marshall.bussen写道: 你是否想过VID? 应该更好地改写我的句子。 是的,如果您考虑逻辑1/0检测,它是VID。 另外我的意思是,我们的规范也规定在VOD中P的N值也会更高。 因此,对于e,g VOD max为600mV,这意味着输出信号中P将高于N 600mV Max。 marshall.bussen写道: 不幸的是,我们的高速示波器只有一个单端探头,所以我不能做任何MATH功能,但我们确实有一些差分探头测得这个差分电压接近800mV(参见本次会议的第1页),这就是为什么 我提出了这个问题。 好的,那么是的,你将无法进行数学运算。 关于差分探头,您将获得QP-QN的两倍 为了更好地阐明它,我使用MINI_LVDS_25缓冲器驱动进入100欧姆终端进行快速IBIS仿真。 检查波形,它们与您看到的内容非常相似。 Q& Qbar是单端探头。 希望这澄清一下。 -------------------------------------------------- -------------------------------------------------- ----------------没有一个愚蠢的问题。 随意问,但快速搜索,以确保它还没有得到解答。 保持对话,获得Kudos和Accept Solution。 -------------------------------------------------- -------------------------------------------------- ------------------- |
|
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
2369 浏览 7 评论
2785 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2253 浏览 9 评论
3328 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2419 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
741浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
529浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
342浏览 1评论
746浏览 0评论
1947浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-13 15:19 , Processed in 1.298298 second(s), Total 73, Slave 68 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号