完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
compile_simlib -simulator ncsim在'/user/nak/work/pcie_gen3/axi_bridge/managed_ip_project/managed_ip_project.cache/compile_simlib'中'ies'的编译库
库verilog.secureip:verilog.axi_bfm将不会被编译,因为预编译的库信息是最新的。 库verilog.secureip将不会被编译,因为预编译的库信息是最新的.compile_simlib [verilog.secureip]:0个错误,0个警告,25.00%完成 库vhdl.unisim将被编译,因为预编译的库信息是陈旧的.-->编译'vhdl.unisim'库...> Source Library ='/ vl / edatools / extern / Xilinx / Vivado / 2014 / data / vhdl / src / unisims'>编译路径='/user/nak/work/pcie_gen3/axi_bridge/managed_ip_project/managed_ip_project.cache/compile_simlib/unisim'>日志文件='/ user / nak / work / pcie_gen3 / axi_bridge / managed_ip_project / managed_ip_project。 缓存/ compile_simlib /跃/ .cxl.vhdl.unisim.unisim.lin64.log” 库vhdl.unisim:vhdl.unimacro将被编译,因为预编译的库信息是陈旧的.-->编译'vhdl.unisim:vhdl.unimacro'库...> Source Library ='/ vl / edatools / extern / Xilinx / Vivado / 2014.3 / data / vhdl / src / unimacro'>编译路径='/user/nak/work/pcie_gen3/axi_bridge/managed_ip_project/managed_ip_project.cache/compile_simlib/unimacro'>日志文件='/ user / nak / work / pcie_gen3 / axi_bridge / managed_ip_project / managed_ip_project.cache / compile_simlib / unimacro / .cxl.vhdl.unimacro.unimacro.lin64.log'compile_simlib [vhdl.unisim:vhdl.unimacro]:1个错误,0个警告 信息:请参阅日志文件compile_simlib.log中'BEGIN_COMPILAtiON_MESSAGES(ies:vhdl:unimacro)'和'END_COMPILATION_MESSAGES(ies:vhdl:unimacro)'之间的消息,以获取编译错误的详细信息。 库vhdl.unisim:vhdl.unifast将被编译,因为预编译的库信息是陈旧的.-->编译'vhdl.unisim:vhdl.unifast'库...> Source Library ='/ vl / edatools / extern / Xilinx / Vivado / 2014.3 / data / vhdl / src / unifast'> Compiled Path ='/ user / nak / work / pci_gen3 / xaxi_bridge / managed_ip_project / admin_ip_project.cache / compile_simlib / unifast'> Log File ='/ user / nak / work / pcie_gen3 / axi_bridge / managed_ip_project / managed_ip_project.cache / compile_simlib / unifast / .cxl.vhdl.unifast.unifast.lin64.log'compile_simlib [vhdl.unisim:vhdl.unifast]:1个错误,0个警告 信息:请参阅日志文件compile_simlib.log中'BEGIN_COMPILATION_MESSAGES(ies:vhdl:unifast)'和'END_COMPILATION_MESSAGES(ies:vhdl:unifast)'之间的消息,以获取编译错误的详细信息。 compile_simlib [vhdl.unisim]:3个错误,0个警告,50.00%完成 有关编译错误的详细信息,请参阅日志文件compile_simlib.log中'BEGIN_COMPILATION_MESSAGES(ies:vhdl:unisim)'和'END_COMPILATION_MESSAGES(ies:vhdl:unisim)'之间的消息。 库verilog.unisim:verilog.unimacro将不会被编译,因为预编译的库信息是最新的。 库verilog.unisim:verilog.unifast将不会被编译,因为预编译的库信息是最新的。 库verilog.unisim将不会被编译,因为预编译的库信息是最新的.compile_simlib [verilog.unisim]:0个错误,0个警告,75.00%完成 库verilog.simprim将不会被编译,因为预编译的库信息是最新的.compile_simlib [verilog.simprim]:0个错误,0个警告,100.00%完成 将设置文件'cds.lib'复制到'/user/nak/work/pcie_gen3/axi_bridge/managed_ip_project/managed_ip_project.cache/compile_simlib/cds.lib'... ************************************************** *****************************************汇编摘要** * *使用的模拟器:ies **编译日期:2014年10月29日星期三16:43:35 ** ***************************** ************************************************** *****************图书馆| 郎| 映射名称| 呃#(s)| 警告#(s)** ------------------------------------------- ------------------------------------------------- * * unisim | vhdl | unisim | 3 | 0 ** ----------------------------------------------- --------------------------------------------- ** unimacro | vhdl | unimacro | 1 | 0 ** ----------------------------------------------- --------------------------------------------- ** unifast | vhdl | unifast | 1 | 0 ** ----------------------------------------------- --------------------------------------------- * 错误:[Vivado 12-3591] compile_simlib无法为具有5个错误的ies编译.ERROR:[Common 17-39]'compile_simlib'由于先前的错误而失败。 并且日志文件说: ncvhdl(64):12.20-s016:(c)版权所有1995-2013 Cadence Design Systems,Inc.ncvhdl_p:* F,NOLSTD:逻辑库名称STD必须映射到设计库[11.2]。 如何解决这个问题呢? |
|
相关推荐
7个回答
|
|
|
|
|
|
这看起来像版本不匹配问题.Vivado 2014.3支持IES 13.20.005及以上版本。请检查兼容性,谢谢,Yash
|
|
|
|
当我将INCISIV的版本更新到14.1并重新启动vivado 14.3的gui窗口时,使用相同的命令,然后显示以下信息:
compile_simlib -simulator ies -directory / user / nak / work / compxlib / ERROR:[Vivado 12-3754]无法找到'ies'模拟器可执行文件。 确保设置'ies'安装环境并重试此命令以编译此模拟器的库。 有关工具设置的更多信息,请参阅'ies'用户指南。忽略'ies'的库编译.ERROR:[Common 17-39]'compile_simlib'由于早期错误而失败。 |
|
|
|
|
|
|
|
对不起,现在说解决还为时尚早,仍然存在错误。
ncvhdl(64):14.10-g041:(c)版权所有1995-2014 Cadence Design Systems,DEBUGDEFINE unimacro / user / nak / work / compxlib // unimacro | ncvhdl:* W,DLCPTH(./cds.lib,1): cds.lib路径'/ user / nak / work / compxlib / unimacro'无效(忽略cds.lib命令).DEFINE unifast / user / nak / work / compxlib // unifast | ncvhdl:* W,DLCPTH(./cds。 lib,2):cds.lib无效路径'/ user / nak / work / compxlib / unifast'(忽略cds.lib命令).DEFINE unisims_ver / user / nak / work / compxlib // unisims_ver | ncvhdl:* W,DLCPTH (./cds.lib,3):cds.lib路径'/ user / nak / work / compxlib / unisims_ver'无效(忽略cds.lib命令).DEFINE unimacro_ver / user / nak / work / compxlib // unimacro_ver | ncvhdl :* W,DLCPTH(./cds.lib,4):cds.lib无效路径'/ user / nak / work / compxlib / unimacro_ver'(忽略cds.lib命令).DEFINE unifast_ver / user / nak / work / compxlib // unifast_ver | ncvhdl:* W,DLCPTH(./cds.lib,5):cds.lib路径'/ user / nak / work / compxlib / unifast_ver'无效(忽略cds.lib命令).DEFINE simprims_ver / user / nak / work / compxlib // simprims_ver | ncvhdl:* W,DL CPTH(./cds.lib,6):cds.lib无效路径'/ user / nak / work / compxlib / simprims_ver'(忽略cds.lib命令).DEFINE unimacro / user / nak / work / compxlib // unimacro | ncvhdl_p:* W,DLCPTH(./cds.lib,1):cds.lib路径'/ user / nak / work / compxlib / unimacro'无效(忽略cds.lib命令).DEFINE unifast / user / nak / work / compxlib // unifast | ncvhdl_p:* W,DLCPTH(./cds.lib,2):cds.lib无效路径'/ user / nak / work / compxlib / unifast'(忽略cds.lib命令).DEFINE unisims_ver / user / nak / work / compxlib // unisims_ver | ncvhdl_p:* W,DLCPTH(./cds.lib,3):cds.lib路径'/ user / nak / work / compxlib / unisims_ver'无效(忽略cds.lib命令) .DEFINE unimacro_ver / user / nak / work / compxlib // unimacro_ver | ncvhdl_p:* W,DLCPTH(./cds.lib,4):cds.lib无效路径'/ user / nak / work / compxlib / unimacro_ver'(cds .lib命令被忽略).DEFINE unifast_ver / user / nak / work / compxlib // unifast_ver | ncvhdl_p:* W,DLCPTH(./cds.lib,5):cds.lib无效路径'/ user / nak / work / compxlib / unifast_ver'(忽略cds.lib命令).DEFINE simprims_ver / user / nak / wo rk / compxlib // simprims_ver | ncvhdl_p:* W,DLCPTH(./ cds.lib,6):cds.lib无效路径'/ user / nak / work / compxlib / simprims_ver'(忽略cds.lib命令).ncvhdl_p: * F,NOLSTD:逻辑库名称STD必须映射到设计库[11.2]。 |
|
|
|
使用14.1-g041版本。
|
|
|
|
嗨,现在它看起来像IES问题。你能和他们一起检查吗?谢谢,Yash
|
|
|
|
只有小组成员才能发言,加入小组>>
2446 浏览 7 评论
2845 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2308 浏览 9 评论
3390 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2485 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1744浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
621浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
483浏览 1评论
2036浏览 0评论
760浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-1-11 23:26 , Processed in 1.277922 second(s), Total 59, Slave 53 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号