完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
嗨,我正在设计一块带有QDRII + SRAM的Kintex 7接口板。
我想确保输入/输出/跟踪阻抗匹配。 从FPGA端(地址和写数据线)驱动的信号的输出阻抗是多少? 对于FPGA接收的信号(读数据),我注意到我可以使用数字控制阻抗来设置FPGA端的终端阻抗,以匹配来自SRAM侧的走线阻抗和输出阻抗。 但是,我无法弄清楚如何找到或设置由FPGA驱动到SRAM的信号的输出阻抗。 感谢您的帮助。 |
|
相关推荐
3个回答
|
|
|
|
|
|
通过使用IO的驱动属性,您可以通过控制输出阻抗来完全校准/控制它们。
设置8mA驱动器可以提供接近50欧姆的功能。 您可以使用IBIS模型计算其他强度的阻抗。 - 如果提供的信息有用,请将答案标记为“接受为解决方案”。给予您认为有用且回复的帖子。 |
|
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
2363 浏览 7 评论
2782 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2247 浏览 9 评论
3326 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2414 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
730浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
524浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
336浏览 1评论
742浏览 0评论
1940浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-10 13:32 , Processed in 0.974028 second(s), Total 49, Slave 44 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号