完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
嗨,专家
我记得以前的FPGA,例如 Virtx5,在配置指南中。 它说用户应该在CCLK中添加一个上拉和下拉电阻,值为100欧姆。 虽然在7系列配置指南中没有这种要求,但只提到“将CCLK视为关键时钟信号以确保良好的信号完整性”。 我需要添加这两个100欧姆电阻吗? 这个信号的阻抗是50欧姆,对吗? 谢谢。 克里斯。 |
|
相关推荐
3个回答
|
|
在电路板上放置终端电阻不会有什么坏处。
如果事实证明没有必要,你总是可以决定不填充它们。 在任何情况下,您都可以假设7系列CCLK输入至少与早期系列的信号完整性问题一样敏感。 我有时使用R-C终端代替你描述的2电阻Thevenin电路。 例如,51欧姆到100 pF接地。 - Gabor 在原帖中查看解决方案 |
|
|
|
谢谢。
我将添加两个电阻器作为以前的FPGA。我已经用这种方式设计了许多电路板,只是保持不变。 因为我要使用频率为100MHz的EMCCLK,所以我必须小心。 克里斯。 |
|
|
|
实际上,CCLK的边缘速率决定了终止的需要,而不是频率。
即使在非常低的CCLK频率下,如果边缘很快,也会出现信号完整性问题。 最常见的问题是双时钟,其中CCLK的下降沿具有足够的振铃,从而导致FPGA看到额外的上升沿。 - Gabor |
|
|
|
只有小组成员才能发言,加入小组>>
2363 浏览 7 评论
2782 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2248 浏览 9 评论
3326 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2414 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
735浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
525浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
338浏览 1评论
743浏览 0评论
1941浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-10 17:01 , Processed in 1.096740 second(s), Total 49, Slave 44 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号