完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
你好,先生,
有几个LVDS输出的ADC连接到我的PCB上的Virtex-6 FPGA,ADC以10位,DDR模式运行在20~100MHz采样率,这意味着LVDS输出频率为100~500MHz。 以下是有关XAPP1071的一些问题 1.在“ADC接口” - >“位时钟”部分,或图6中,DCLK的频率必须是200MHz还是300MHz? 意味着延迟抽头是78或52 ps,总延迟是2.5ns还是1.7ns? 以下引自DS152: 2.如果上述问题的答案是肯定的,我该如何处理不同的ADC采样率? 例如,如果ADC以20MHz @ 10bit运行,则LVDS输出频率为100MHz,位宽为5ns。 如果我将DCLK设置为200MHz,总的2.5ns延迟仅覆盖1/2位宽,在这种情况下,当LVDS时钟和数据几乎同相时,我很有可能找不到合适的延迟时钟,我是对的吗? 当ADC采样率高时,也会发生类似的问题。 如果ADC以100MHz运行,则位宽仅为1ns,因此总共2.5ns延迟太长,我可能会发现“两个”右延迟抽头,这也是不可接受的。 3. T_IODELAY_CLK_MAX的含义是什么?下面也引用了DS152: 谢谢。 |
|
相关推荐
3个回答
|
|
|
|
|
|
嗨bassman59我不明白你的意思,你能解释一下吗?ADC的LVDS输出时钟频率可以计算为:采样率x位宽/ 2A和ADC的时钟频率等于采样率,谢谢。
|
|
|
|
shengwuei写道:嗨bassman59我不明白你的意思,你能解释一下吗?ADC的LVDS输出时钟频率可以计算为:采样率x位宽/ 2A和ADC的时钟频率等于采样率,谢谢。
这与时钟到数据输出时间无关。 RTFDS。 ----------------------------是的,我这样做是为了谋生。 |
|
|
|
只有小组成员才能发言,加入小组>>
2363 浏览 7 评论
2782 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2248 浏览 9 评论
3326 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2414 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
734浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
524浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
337浏览 1评论
742浏览 0评论
1940浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-10 14:28 , Processed in 0.976757 second(s), Total 48, Slave 43 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号