完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我使用Hyperlynx 8.0进行了模拟,如下所示:
将FPGA和DRAM芯片的DQ连接到54.5欧姆传输线,IBIS模型从Xilinx和Micron网站下载。 DRAM芯片可支持DDR-1066的最高速度,其中DQ的实际频率为533MHz,而我只将频率设置为400MHz。 我试过的终止方案: 在DRAM侧:20欧姆,40欧姆,60欧姆和120欧姆片上终端 在FPGA侧:SSTL15_DCI_I,SSTL_TDCI_I没有其他终端,SSTL15具有60欧姆,120欧姆终端。 但是,当我运行模拟时,波形总是这样, / ^^^^^^^^ / / / / / / / ....... / / / .............. / / ^^^^^ / ^ ^^^^^^^ / 总有两个大的拍摄,这极大地影响了信号的完整性。 但是像ML605这样的Xilinx电路板如何工作,它将FPGA与DRAM模块直接连接而FPGA端没有端接? |
|
相关推荐
2个回答
|
|
在hyperlinx中,您是否确保模拟和查看模具的接收端而不是销钉。
在Hyperlinx中,有一个下拉列表,您可以选择在引脚或骰子处进行模拟。 如果您在引脚处进行模拟,您将在rx端看到反射,这可以解释为什么您会看到上升/下降沿上的小亮点。 你应该模拟死亡。 在原帖中查看解决方案 |
|
|
|
在hyperlinx中,您是否确保模拟和查看模具的接收端而不是销钉。
在Hyperlinx中,有一个下拉列表,您可以选择在引脚或骰子处进行模拟。 如果您在引脚处进行模拟,您将在rx端看到反射,这可以解释为什么您会看到上升/下降沿上的小亮点。 你应该模拟死亡。 |
|
|
|
只有小组成员才能发言,加入小组>>
2424 浏览 7 评论
2825 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2294 浏览 9 评论
3374 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2465 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1212浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
590浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
452浏览 1评论
2006浏览 0评论
731浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-25 00:23 , Processed in 1.367921 second(s), Total 80, Slave 64 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号