完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
|
|
|
|
|
|
|
杰罗姆,
只要电阻器靠近驱动器或接收器,你应该没问题。 通过将它放在驱动器上,可以驱动两者之间50欧姆的弱连接,这意味着您可以吸收任何返回的反射(良好)。 接收器更好,因为接收器已经具有非常高的输入阻抗,因此电阻器根本不会影响信号完整性。 再次,如果你使用IBIS模拟器模拟驱动程序和接收器,你会看到我的意思。 如果您无法访问这些工具,请考虑获取这些工具,因为一个pcb重新设计的成本高于工具(工具为您自己付出了一个您可以避免的错误)。 什么是驱动程序部件号? 我可以运行我的工具,并回发我所看到的, Austin Lesea主要工程师Xilinx San Jose |
|
|
|
亲爱的奥斯汀,
我在使用Virtex 5 FGPA的电路板上也遇到了类似的情况。 我被迫将板载ADC的LVCMOS_3.3V O / P连接到由2.5V供电的FPGA I / O bank。 正如您所建议的,我在接收器附近连接了一个100欧姆的电阻器,并使用HyperLynx模拟连接。 我附加了在接收器处观察到的波形,有或没有100欧姆电阻(分别见图-1和图-2)。 如果您能对结果和有关此连接安全性的建议发表意见,我将不胜感激。 问候, 罗希特 波幅.pdf 44 KB |
|
|
|
rohit411写道:亲爱的奥斯汀,
我在使用Virtex 5 FGPA的电路板上也遇到了类似的情况。 我被迫将板载ADC的LVCMOS_3.3V O / P连接到2.5V供电的FPGA I / O bank 这就是为什么在批准工厂的PCB图形之前尝试进行尽可能多的FPGA设计的原因。 ----------------------------是的,我这样做是为了谋生。 |
|
|
|
|
|
|
|
亲爱的奥斯汀,
我还有一个相关的疑问。 LVCMOS25的Virtex-5数据手册中规定的VIH_max为VCCO + 0.3 = 2.8 V.模拟结果中的VIH在有和没有电阻的情况下接近3 V. 我还可以继续连接还是使用电平转换器? 问候, 罗希特 |
|
|
|
罗希特,
Vih不是问题。 100欧姆推荐用于众多应用笔记和威廉希尔官方网站 解答。 唯一的问题是,你应该检查Vcco是否保持在2.5伏特:如果有太多的IO通过100欧姆电阻器被拉到3.3v,你可能需要在2.5v Vcco上加一个电阻接地以保持Vcco 2.5伏(也在应用笔记和答案中)。 Austin Lesea主要工程师Xilinx San Jose |
|
|
|
只有小组成员才能发言,加入小组>>
2369 浏览 7 评论
2785 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2251 浏览 9 评论
3328 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2419 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
740浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
529浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
342浏览 1评论
746浏览 0评论
1947浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-13 07:04 , Processed in 1.279288 second(s), Total 90, Slave 74 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号