完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
嗨,
我正在使用coregen的火箭IO GTP收发器向导来生成基于自定义协议的核心。 Device Virtex5 LXT。 暂时没有完整的corei只想使用序列化器和deseraializer。 我希望ser-des核心工作在2.5 GHz。 我使用了一个简单的包装器,它有clock,reset,tx& amp; rx串行信号用于环回,Tx并行数据输入和Rx并行数据输出。 我该如何设置约束? 请建议如何进行时序收敛,即如何确保生成的内核工作在2.5GHz。 问候 CJ |
|
相关推荐
5个回答
|
|
当你说2.5 GHz时,你的意思是2.5 Gbps即线路速率。
您需要添加的唯一时序约束是TXUSRCLK,TXUSRCLK2,RXUSRCLK和RXUSRCLK2时钟周期限制。 如果这些是从DCM或PLL驱动的,那么对DCM / PLL的CLKIN源的约束将是唯一需要的约束,因为约束将通过DCM / PLL传播到输出端口。 ------您是否尝试在Google中输入问题? 如果没有,你应该在发布之前。太多结果? 尝试添加网站:www.xilinx.com 在原帖中查看解决方案 |
|
|
|
当你说2.5 GHz时,你的意思是2.5 Gbps即线路速率。
您需要添加的唯一时序约束是TXUSRCLK,TXUSRCLK2,RXUSRCLK和RXUSRCLK2时钟周期限制。 如果这些是从DCM或PLL驱动的,那么对DCM / PLL的CLKIN源的约束将是唯一需要的约束,因为约束将通过DCM / PLL传播到输出端口。 ------您是否尝试在Google中输入问题? 如果没有,你应该在发布之前。太多结果? 尝试添加网站:www.xilinx.com |
|
|
|
谢谢回复。
是的我的意思是2.5Gbps的线路速率。 关于相同的另一个查询。 我只使用完整的GTP双核心中的Serializer和Deserializer。 串行器的输入为10位(@ 250MHz),输出为1串行位(@ 2.5GHz)。 由于串行输出偏移0.4ns,我们如何实现从一个FPGA器件到其他FPGA器件的数据传输。(由于输出也来自片外)。 它是通过倾斜(同步时钟和数据)来实现的。 问候 Subhash C.J. |
|
|
|
>我只使用完整的GTP双核心中的Serializer和Deserializer。
您将使用的不仅仅是这两个块。 >串行器的输入为10位(@ 250MHz),输出为1个串行位(@ 2.5GHz)。 同样,它将是1位@ 2.5 Gbps,设备中的任何设备都不会以2.5 GHz运行。 >由于串行输出偏移0.4ns,我们如何实现从一个FPGA器件到其他FPGA器件的数据传输。 比特时间在2.5 Gbps时为400pS,当你说“0.4nS”时,我不确定你指的是什么。 您似乎将标准并行总线术语与串行数据链接混淆。 MGT接收器将使用CDR威廉希尔官方网站 来恢复时钟和数据。 ------您是否尝试在Google中输入问题? 如果没有,你应该在发布之前。太多结果? 尝试添加网站:www.xilinx.com |
|
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
2429 浏览 7 评论
2830 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2298 浏览 9 评论
3378 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2468 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1302浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
592浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
455浏览 1评论
2010浏览 0评论
736浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-27 12:31 , Processed in 1.339314 second(s), Total 83, Slave 67 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号