完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
你好
我有一个新的vc707板。 我可以将旧的ISE设计转移到Vivado 2014.1。 使用Vivado,我可以通过USB电缆将我的比特流下载到电路板上,没有任何问题。 但是当我尝试使用Vivado将我的设计文件写入板上的BPI Flash时,我无法在“添加配置存储器”菜单中找到正确的BPI。 我的主板上有Micron PC28F00AG18FE。 列表中最相似的BPI是28f00am29ew,28f00ap30b和28f00ap30t,但该列表不包含28F00AG18FE 谢谢 __ 法提赫 |
|
相关推荐
6个回答
|
|
您好Fatih,尝试通过将.bit文件转换为.mcs文件来编程闪存。请参阅上面的用户指南中的“编程配置存储设备”部分。谢谢,Vinay
-------------------------------------------------- ------------------------------------------您是否尝试在Google中输入问题? ? 如果没有,你应该在发布之前。 此外,MARK这是一个答案,以防它有助于解决您的查询/问题。给予帮助您找到解决方案的帖子。 |
|
|
|
我相信MT28GU BPI闪存存在擦除问题。
当此BPI闪存设备使用具有未压缩位文件的MCS文件进行编程时,会出现此问题。 如果使用压缩位文件生成MCS文件,则应该能够成功擦除,编程和引导设备。尝试创建压缩位文件并将其添加到MCS文件中。 要在Vivado中启用比特流压缩,请使用以下TCL命令: set_property BITSTREAM.GENERAL.COMPRESS TRUE [get_designs netlist_1] 要么, 使用GUI检查以下指南的第11页: http://www.xilinx.com/support/documentation/sw_manuals/xilinx2014_1/ug908-vivado-programming-debugging.pdf 这个问题在2014.2中得到修复 |
|
|
|
Firstrestore出厂默认图像,如下PPT
http://www.xilinx.com/support/documentation/boards_and_kits/vc707_restoring_flash_contents_pdf_xtp208_14.2.pdf 然后根据http://www.xilinx.com/support/answers/51233.html进行电路板运行状况检查。 它还有助于验证默认开关和放大器。 跳线设置 这将缩小董事会的问题和跳线& 切换设置问题。 如果到目前为止没有问题,那么我们在编码中总结问题并集中精力。 _______________________________________________如果有助于解决您的查询,请将此帖子标记为“接受为解决方案”。 因此,它将有助于其他论坛用户直接参考答案。如果您认为该信息有用且面向答复,请给予此帖子称赞。 |
|
|
|
谢谢你的回答
我强烈推荐用于.mcs生成的Vivado 2014.2的GUI。 使用ISE或早期版本的Vivado非常容易。 使用Vivado 2013.2,我们可以从Vivado的GUI访问Impact,这使得生成.mcs文件变得非常容易。 使用2014.2但是我尝试以下tcl命令 write_cfgmem -format mcs -interface bpix16 -size 128 -loadbit“up 0x0 asd.bit”-file asd.mcs 我最终得到以下错误 ______________________________________________________________________________________________________ 创建配置存储器文件... INFO:[Vivado 12-3691]由于使用了接口BPIX16,所提供的起始地址乘以因子2.从地址0x00000000加载比特流加载位文件berlekampChien4095_4047_EncANDSERIALPortANDErrInjANDVirtualFlashANDDec.bitERROR:[比特流40- 47]文件berlekampChien4095_4047_EncANDSERIALPortANDErrInjANDVirtualFlashANDDec.bit不exist.ERROR:比特流40-46]文件berlekampChien4095_4047_EncANDSERIALPortANDErrInjANDVirtualFlashANDDec.bit不能打开input.ERROR:Vivado 12-3540]无法加载位文件berlekampChien4095_4047_EncANDSERIALPortANDErrInjANDVirtualFlashANDDec.bit.ERROR:[通用17- 由于先前的错误,'write_cfgmem'失败了。 ______________________________________________________________________________________________________ 有一个与tcl命令的工作目录有关的错误。 __ 法提赫 |
|
|
|
感谢所有的回复
我可以用Vivado生成.mcs文件。 但是,当我尝试将此文件写入BPI时,我仍然有与擦除操作相关的错误消息。 当我尝试这个TCL代码 set_property BITSTREAM.GENERAL.COMPRESS TRUE [get_designs netlist_1] 我得到的错误与找不到网表有关。 我会努力并提供反馈。 __ 法提赫 |
|
|
|
使用Vivado 2014.2,问题得到解决。
|
|
|
|
只有小组成员才能发言,加入小组>>
2474 浏览 7 评论
2860 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2322 浏览 9 评论
3406 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2502 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
2180浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
645浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
506浏览 1评论
2054浏览 0评论
783浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-2-3 21:57 , Processed in 1.264282 second(s), Total 85, Slave 69 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号