完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
你好,
我正在尝试为简单的图像处理算法添加PL块。 我已经使用Vivado HLS来创建ip块并将其添加到我的硬件平台。 现在我正在尝试使用SDK构建一个Linux应用程序来测试我的块。 我猜有些库可以将图像传递给知道其地址的块,但我似乎无法找到相关的教程。 有人可以帮忙吗? |
|
相关推荐
3个回答
|
|
|
|
|
|
以下是我的顶级函数的样子:
void face_detect(AXI_STREAM& input,AXI_STREAM& output,int rows,int cols){#pragma HLS RESOURCE variable = input core = AXIS metadata =“ - bus_bundle INPUT_STREAM”#pragma HLS RESOURCE variable = output core = AXIS metadata =“ - bus_bundle OUTPUT_STREAM“#pragma HLS RESOURCE core = AXI_SLAVE variable = rows metadata =” - bus_bundle CONTROL_BUS“#pragma HLS RESOURCE core = AXI_SLAVE variable = cols metadata =” - bus_bundle CONTROL_BUS“#pragma HLS RESOURCE core = AXI_SLAVE variable = return metadata =” - bus_bundle CONTROL_BUS“#pragma HLS INTERFACE ap_stable port = rows #pragma HLS INTERFACE ap_stable port = cols .... #pragma HLS dataflow hls :: AXIvideo2Mat(input,im1); ... hls :: Mat2AXIvideo(im2,output);} AXI_STREAM是一个hls :: stream>。 以下是IP块的外观: 在将hw平台导出到SDK之后,我将我的函数映射到地址:0x43c00000 0x43c0ffff。 |
|
|
|
你的块通过axi-stream接口获取图像,因此没有简单的方法来获取图像。
我能看到的唯一选择是使用带有mm2s接口的数据转换器(读取?)并将m侧连接到HP端口,将s侧连接到IP输入。 另一侧的反向连接,即s2mm,s来自你的块,mm转向HP。 您从BD获得的地址仅适用于您在其上写行,列等的control_bus接口。它不适用于图像数据。为什么您认为在此阶段需要axi-stream? 确实,相机会生成与轴兼容的输出,但如果您需要在没有相机的情况下进行测试,您可能会考虑最初直接进行内存映射。 - 如果提供的信息有用,请将答案标记为“接受为解决方案”。给予您认为有用且回复的帖子。 |
|
|
|
只有小组成员才能发言,加入小组>>
2424 浏览 7 评论
2825 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2294 浏览 9 评论
3374 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2465 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1233浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
590浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
452浏览 1评论
2006浏览 0评论
731浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-25 13:57 , Processed in 2.009348 second(s), Total 82, Slave 66 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号