完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
你好,
我正在丹麦的DTU学习EE,我正在尝试布置一个简单的X9572开发板。 XC9500系列的数据表说启动时所有寄存器,所以我需要将任何东西连接到GSR吗? 我最初的想法是RC cirucit和施密特触发器,但我也想要重置btn。 可以将GSR输入与开关一起使用而不进行去抖动吗? (寄存器是否需要同时复位,只要它们都能得到脉冲?) 提前致谢。 |
|
相关推荐
3个回答
|
|
它更多的是硬件方面,
是否可以不使用GSR引脚,并且仍然可以将初始存储器加载到设计的同步部分中,并且连接到GSR的按钮(没有去抖动)是一个坏主意。 (按钮用于调试的位置) 我正在为我的EE课程制作这个,所以我们可以练习使用Xilinx工具而无需购买昂贵的Basys板。 |
|
|
|
嗨@mads_duncan,
请检查一下, https://forums.xilinx.com/t5/Welcome-Join/Should-I-pull-up-my-unused-GSR-input-or-tie-it-to-ground/m-p/349387#M5586 谢谢, Sarada -------------------------------------------------- -------------------------------------------- 请注意 - 如果提供的信息有用,请将答案标记为“接受为解决方案”。 将Kudos发送给您认为有用且面向回复的帖子。 -------------------------------------------------- -------------------------------------------- |
|
|
|
谢谢,您的答案有助于理解GSR和GCK引脚如何工作,但我可能没有充分解释自己。
在XC9500系列数据手册中的“上电特性”(第16页,下面的链接)中,它表示“当电源电压达到安全级别时,所有用户寄存器都会被初始化”。 这是否意味着我可以使用特定的启动状态进行同步设计,而无需为GSR引脚提供复位脉冲? (或任何其他引脚,就此而言)。 换句话说,芯片在启动时是否会重置? http://www.xilinx.com/support/documentation/data_sheets/DS063.pdf |
|
|
|
只有小组成员才能发言,加入小组>>
2427 浏览 7 评论
2828 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2295 浏览 9 评论
3377 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2467 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1271浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
592浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
455浏览 1评论
2010浏览 0评论
736浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-26 10:25 , Processed in 1.616288 second(s), Total 82, Slave 66 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号