完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我正在为使用Spartan-6 LX45T的XMC卡开发硬件。
我对VHDL的总体经验很少,所以我所做的就是在将硬件交给外部开发人员之前对PCIe链接进行限定。 我使用ISE 14.7生成PCIe核心(版本2.4),然后运行coregen目录中的implement.bat。 当我生成核心时,我将所有设置作为标准,除了我将时钟更改为125 MHz,因为这是现有的。 我也在编辑.ucf文件以选择正确的system_resetn引脚(在本例中为V20)。 一旦我生成routed.bit文件,我就将其上传到卡并软复位PC,这样配置文件就不会丢失。 我正在运行Mint(Linux版本3.5.0-17),然后使用lspci命令查看PCI配置空间中是否存在该卡。 所以对于一拳,我无法使用lspci命令看到卡片出现。 我已经完成了这个过程几次更改一些设置,但无济于事。 我专门使用了Navnet Spartan-6 LX16评估套件(http://www.xilinx.com/products/boards_kits/spartan6.htm),我使用Norwest Logic的示例IP内核(生成的.bit文件)成功测试了该套件( http://nwlogic.com/products/development-boards)所以我知道PC和卡在一定程度上有效。 我们的XMC适配器使用Spartan-6 LX45T,其设计方式与Avnet Spartan-6 LX16评估套件(PCIe x4通道非常相似,而示例设计仅限于1个通道)。 我是否误解了PCIe核心和PIO示例的工作原理? 是否使用lspci命令足以看到PIO示例设计? 我能错过什么? 提前致谢 |
|
相关推荐
1个回答
|
|
@kortel,请通过以下Xilinx AR并按照调试步骤进行根本导致失败。
http://www.xilinx.com/support/answers/34777.html 如果您看到链接失败,请访问以下链接 http://www.xilinx.com/support/answers/41193.html 希望这可以帮助 -Vanitha -------------------------------------------------- -------------------------------------------请在发布前进行谷歌搜索, 您可能会找到相关信息。请留下帖子 - “接受为解决方案”,如果提供的信息有用且回复,请给予赞誉 |
|
|
|
只有小组成员才能发言,加入小组>>
2363 浏览 7 评论
2782 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2247 浏览 9 评论
3326 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2414 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
730浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
524浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
336浏览 1评论
742浏览 0评论
1940浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-10 12:28 , Processed in 0.964036 second(s), Total 45, Slave 40 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号