完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
嗨,
我即将使用Virtex-4QV设备(XQR4VFX140)开始一个新项目。 虽然我对使用DDR2 / DDR3 SDRAM的Xilinx MIG有一些经验,但我发现MIG IP不支持VIRTEX-4QV器件。 那可能是另类? 如何将DDR2 SDRAM与此FPGA连接? 弥敦道 |
|
相关推荐
3个回答
|
|
嗨,vsrunga,
谢谢你的提示。 我将设备更改为普通的Virtex4并使用MIG创建了DDR2控制器。 然后我将设备更改回XQR4V并添加了MIG创建的源文件。 它顺利了。 我不知道这可以在真正的主板上工作,因为它尚未构建,但我认为应该没有问题。 弥敦道 在原帖中查看解决方案 |
|
|
|
嗨,
一种方法是为任何引脚兼容的v4设备生成IP并将其用于您的设备。 如果不是,您可能需要自己构建一个phy。 我认为用于v4设备的MIG是软IP,你可以使用at参考你自己的phy。 -------------------------------------------------- -------------------------------------------请在发布前进行谷歌搜索, 您可能会找到相关信息。请留下帖子 - “接受为解决方案”,如果提供的信息有用且回复,请给予赞誉 |
|
|
|
嗨,vsrunga,
谢谢你的提示。 我将设备更改为普通的Virtex4并使用MIG创建了DDR2控制器。 然后我将设备更改回XQR4V并添加了MIG创建的源文件。 它顺利了。 我不知道这可以在真正的主板上工作,因为它尚未构建,但我认为应该没有问题。 弥敦道 |
|
|
|
只有小组成员才能发言,加入小组>>
2363 浏览 7 评论
2782 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2248 浏览 9 评论
3326 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2414 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
735浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
525浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
338浏览 1评论
744浏览 0评论
1942浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-10 18:59 , Processed in 1.076672 second(s), Total 82, Slave 66 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号