完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
1、第一个图中的由CPLD传来的信号存储到SRAM中,但是SRAM之后没有连接别的芯片,信号一直待在存储器里吗,这个SRAM存储器有什么用?。
2、第二个图中的SRAM存储器连接在CPLD和USB芯片之间,起到信号暂存的作用,很好理解。 两种CPLD和SRAM的连接方式有什么区别? 求解答谢谢大佬们
|
|
相关推荐
4个回答
|
|
01. 两张图的连接方式无区别,应用场景有区别。
02. 个人感觉,第一张图里的SRAM存储器连接方式有问题,即单向箭头应改为双向箭头,表示数据的write和read。第二张图的高速存储器可以舍掉,即调用CPLD内部资源进行数据高速缓存。 03. 从功能及选型分析:第一张图的SRAM主要用来存储和读取探测数据,应用场景要求可以掉电后数据不丢失;第二张图的高速存储器主要用作数据传输的缓存,所以它不局限于SRAM,可以是DRAM等具备双向读写的存储器。 04. 根据02里关于第二张图的描述,做如下补充:开发外部存储器的难度>开发内部存储功能的难度。有人可能认为“第二张图是ADC离线采集数据并存储,然后PC机在任意时间读取分析”,这样理解是错误的,原因就是USB接口不适合高速传输大量数据。所以它只能是实时采集+传输,外挂存储器的开发难度大,也浪费PCB/IC资源。 05. 至于连接接口类型,根据实际SRAM芯片进行设计。
最佳答案
|
|
3 条评论
|
|
第一个的sdram是做数据缓存的,cpld要做数据处理算法,SRAM掉电后数据肯定是丢失了的,
|
|
|
|
第二个方案才是存储的,cpld可以将数据存储在存储器中,单片机通过USB接口从存储器中读取数据。第二个方案用了两个存储器,应该一个是SRAM,另一个是NAND或者nor。第二个方案的好处是实时测量数据可以保存,而第一个方案只能实时上传。
|
|
|
|
楼上说USB接口不适合高速传输大量数据,请问是什么依据,USB2.0最大带宽480M,u***3.0最大带宽5G,。。。。。。。
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
1367 浏览 1 评论
助力AIoT应用:在米尔FPGA开发板上实现Tiny YOLO V4
1046 浏览 0 评论
2442 浏览 1 评论
2146 浏览 0 评论
矩阵4x4个按键,如何把识别结果按编号01-16(十进制)显示在两个七段数码管上?
2408 浏览 0 评论
1900 浏览 50 评论
6018 浏览 113 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-24 04:13 , Processed in 0.502392 second(s), Total 49, Slave 43 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号