完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
比较器将网线传输过来的差分信号转为单端信号,该信号时钟频率为100M,电平标准能满足FPGA的输入电平标准,波形质量尚可。
单端信号直接连接到FPGA,现在如果想用FPGA直接采集,应该怎么处理呢,是当作异步信号直接打拍吗,过采样的话时钟频率不够。 时钟恢复目前来不及实现。 |
|
相关推荐
1个回答
|
|
网线是差分信号,FPGA有对应的IP核(SGMII)来处理。收发的处理过程属于加串/解串,即serdes信号处理。IP核处理完成后变成Verilog可以处理的信号0/1.
GTX/SRIO/AURORA/PCIE/SGMII/MIPI等,都属于serdes信号。信号加串后,其通信速率800Mbps~nGbps,它不能通过普通IO口处理,必须通过serdes专用引脚处理。你说的100MHz是它的参考时钟,内部有锁相环倍频。 serdes信号编码有多种格式,常见8b/10b(低速)~128b/130b(高速)。 |
|
3 条评论
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
193 浏览 0 评论
AG32软件包SDK更新:加入新例程(可实现至少15个UART串口)
1157 浏览 0 评论
从零开始驯服Linux(一):ZYNQ-Linux启动文件构建全解析
1874 浏览 0 评论
AG32 SDK 更新版本1.7.0:加入dsp例程和Slave SPI例程
629 浏览 0 评论
1242 浏览 0 评论
6507 浏览 114 评论
2595 浏览 58 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-4-1 02:30 , Processed in 0.689694 second(s), Total 79, Slave 60 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191