完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
你好,
我正在使用Spartan-6进行设计。 我有一个输入系统时钟(UCLK),我将输入发送到PLL以生成5个不同的输出: UCLK_IBUFG_inst:IBUFG端口映射(O => iUCLK,I => UCLK); UDIVA_INST:u_a_divport map(CLK_IN1 => iUCLK,CLK_OUT1 => UDIVA2,CLK_OUT2 => UDIVA3,CLK_OUT3 => UDIVA4,CLK_OUT4 => UDIVA5,CLK_OUT5 => KCK1A,RESET => UADIVA_RST); 我必须通过配置寄存器选择其中一个生成的时钟。 哪个是实施此解决方案的更好方法? 如果我使用简单的MUX: iUA_CLK UDIVA4当CW12(6 downto 4)=“001”否则UDIVA3当CW12(6 downto 4)=“010”否则UDIVA2当CW12(6 downto 4)=“011”否则iUCLKwhen CW12(6 downto 4)=“100” 否则iIOCLK当CW12(6 downto 4)=“101”否则iWCLK当CW12(6 downto 4)=“110”elseiFCLK当CW12(6 downto 4)=“111”; ISE返回警告,即: 警告:地点:1137 - 此设计不保证可路由! 此设计包含一个全局缓冲区实例,驱动网络,驱动以下(前30个)非时钟加载引脚。 有人可以建议如何实现时钟选择吗? 谢谢 |
|
相关推荐
5个回答
|
|
如果您使用时钟向导生成此PLL,则应将其设置为不使用全局输出
缓冲区。 这样,您就可以从基于结构的多路复用器访问5个时钟。 的输出 如果它将用作FPGA中的时钟,则多路复用器应该提供BUFG或BUFGMUX。 另一种可能性是使用BUFGMUXes树来选择时钟。 你需要5个时钟 4个BUFGMUX。 然后这些将直接驱动时钟负载,但再次使用此方法 你不应该在PLL实体中实例化BUFG。 - Gabor |
|
|
|
此外,这种多路复用时钟的预期用途是什么?
它仅供内部使用,还是您打算使用它来为某些输入或输出接口提供时钟。 如果您打算将其用于输入接口 - 则不能。 无论你如何对此进行编码(假设你可以按照Gabor的建议进行编码),时钟的插入延迟将是完全未知的,因为你必须使用非专用或非补偿时钟路由 - 相位的可变性 由此产生的时钟将是巨大的,因此无法使用时钟捕获同步输入。 输出也是如此,除非输出是时钟转发(FPGA将数据与数据一起发送) - 内部多路复用时钟与输入时钟之间没有可预测的相位关系。 Avrum |
|
|
|
谢谢Gabor,
只是最后一个问题。 如果我设置为不使用输出缓冲区,则向导将插入CLKFB_IN和CLKFB_OUT端口。 我如何使用这些端口? 我想CLKFB_IN应该是BUFG的输出,其输入是selectedMUX输出时钟。 UA_BUFG_inst:BUFG端口映射(O => UA_CLK,I => iUA_CLK); UDIVA_INST:u_a_divport map(CLK_IN1 => iUCLK,CLKFB_IN => UA_CLK,CLK_OUT1 => UDIVA2,CLK_OUT2 => UDIVA3,CLK_OUT3 => UDIVA4,CLK_OUT4 => UDIVA5,CLK_OUT5 => KCK1A,CLKFB_OUT =>打开,RESET => UADIVA_RST) ; iUA_CLKUDIVA4当CW12(6 downto 4)=“001”elseUDIVA3时CW12(6 downto 4)=“010”elseUDIVA2当CW12(6 downto 4)=“011”elseiUCLK当CW12(6 downto 4)=“100”elseiIOCLK当CW12(6) downto 4)=“101”elseiWCLK当CW12(6 downto 4)=“110”elseiFCLK当CW12(6 downto 4)=“111”; 或者我可能需要直接将CLKKB_OUT连接到CLKFB_IN? 提前致谢。 文森佐 |
|
|
|
反馈输入需要来自反馈输出,可能通过BUFG。
您 无法将多路复用时钟连接到反馈输入。 你没有回答的问题是如何 你会用这个时钟。 如果它只是一个频率发生器,不需要相位 与输入时钟的关系,那么最简单的事就是告诉向导使用内部 反馈。 如果您关心与输入时钟的相位关系,那么您可能就是这样 会有麻烦,因为很难匹配你的多普勒的延迟 PLL的反馈路径。 - Gabor |
|
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
2429 浏览 7 评论
2831 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2298 浏览 9 评论
3378 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2468 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1353浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
596浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
460浏览 1评论
2013浏览 0评论
738浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-29 00:27 , Processed in 1.396292 second(s), Total 56, Slave 50 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号