完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
大家好!我是一名学生,与我的合作伙伴一起在MicroZed板上开展项目。
我们正在使用Vivado 2015.4,Xilinix SDK 2015.4和Digilent USB-JTAG编程电缆(我们没有平台电缆USB)。最初,我们能够使用硬件在Vivado或SDK中对器件进行编程 经理“自动连接”选项。 从前段时间开始,我们再也不能这样做了:当尝试使用自动连接模式对设备进行编程时,Vivado卡住了,SDK给出按键:“启动程序时出错:FPGA初始化失败”。我们必须使用 硬件管理器“打开新目标”选项,并将JTAG时钟频率降低到3000000Hz或更低。这是MicroZed JTAG连接的问题吗? 可以修复吗?非常感谢! P.S.We尝试使用不同的USB或JTAG电缆。 我们还尝试卸载并重新安装了一些驱动程序,如下所述:https://forums.xilinx.com/t5/Design-Tools-Others/Can-t-open-target-in-hardware-manager/td-p/639586https ://forums.xilinx.com/t5/Configuration/Vivado-2016-1-There-is-no-valid-target-connected-to-the-server/td-p/765229我们都是新手,所以如果可能的话 请使用简单的单词而不是太威廉希尔官方网站 的语言。 谢谢! |
|
相关推荐
3个回答
|
|
听起来像板子问题,
尝试将JTAG clk频率降低到1 MHz, 否则它的范围和探针线是否有JTAG连接器上的电压等。 有一件事,如果你有HS范围,那么如果你在它的末尾有一个引脚add-apter,SIL到DIL, 可以回到前面,并停止JTAG。 仔细查看HS改编的标签。 |
|
|
|
谢谢,我们可以尝试第一个建议。
不幸的是我没有完全理解第二个。 我们使用的是DigigXUPUSB-JTAG编程电缆。 有人告诉我MicroZed JTAG连接器经常有连接问题。 我不知道它是否属实,是否可以修复。 |
|
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
2468 浏览 7 评论
2855 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2317 浏览 9 评论
3400 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2498 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
2116浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
641浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
499浏览 1评论
2050浏览 0评论
779浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-2-1 04:52 , Processed in 1.245266 second(s), Total 51, Slave 45 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号