完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
亲爱的团队,我们正在为ZCU102 EVM板设计基于摄像头的设计。
J4 FMC连接器信号用于连接摄像机板的MIPI CSI-2和I2C信号。 由于我们正在连接MIPI CSI-2,我们正在将bank电压改为1.2V。 我们将i / o信号配置为两种类型的引脚。配置为HSUL_12_DCI的I2C信号配置为MIPI_DPHY_DCI的差分mipi信号我们在单个i2c总线中连接两个I2C缓冲器(PCA9306到1.2V逻辑电平转换为1.8V)我们是 在i2c中收到错误。 当我们将i2c信号配置为LVCMOS12时,我们没有遇到任何问题。 能否请您确认是否有办法增加HSUL_12_DCI I / O信号的驱动强度。 此外,如果我们配置为LVCMOS12(I2C工作频率为400kHz),是否有任何问题。谢谢 Parthiban A. |
|
相关推荐
7个回答
|
|
@ a.parthiban92
对于Vref,我们不向FMC_HPC1_VREF_A_M2C提供任何Vref电压,因为R747和C968部分是DNP。 您能告诉我们是否需要安装这些并从外部提供vref。如果您使用基于VREF的输入标准,则需要在外部或内部提供VREF。 如果您从外部供电,是的,您将需要填充R747和C968。 对于内部Vref,使用500Ω或1KΩ电阻将专用VREF引脚连接到GND。有关详细信息,请查看UG571。 我相信使用LVCMOS比使用上述更改更好。 -------------------------------------------------- -------------------------------------------------- ----------------没有一个愚蠢的问题。 随意问,但快速搜索,以确保它还没有得到解答。 保持对话,获得Kudos和Accept Solution。 -------------------------------------------------- -------------------------------------------------- ------------------- 在原帖中查看解决方案 |
|
|
|
A.P,
听起来像信号完整性工程问题。 需要比预期更高的驱动强度输出意味着您有信号完整性问题。 使用您最喜欢的SI CAD工具,为您的电路板和连接设备查看IBIS仿真。 可能存在布局问题(错误的走线阻抗,电平转换器端的端接丢失,?)。 Austin Lesea主要工程师Xilinx San Jose |
|
|
|
@austin
在我们的适配器板中,这些信号以50欧姆单端信号的形式发出,并通过30厘米长的微同轴电缆(50欧姆阻抗匹配)。 如果我们在LVCMOS12中操作这些信号,你能告诉我们有什么问题吗? 还有什么类型的终端电阻在缓冲器侧预期? 谢谢, Parthiban A. |
|
|
|
@ a.parthiban92LVCMOS是用于I2C的通用IO标准。
它将在400kHz下工作。 你选择HSUL_12_DCI的原因是什么? 你也有银行的Vref,因为HSUL是一个基于Vref的输入标准。 -------------------------------------------------- -------------------------------------------------- ----------------没有一个愚蠢的问题。 随意问,但快速搜索,以确保它还没有得到解答。 保持对话,获得Kudos和Accept Solution。 -------------------------------------------------- -------------------------------------------------- ------------------- |
|
|
|
@gnarahar感谢确认LVCMOS12和I2C频率范围。
关于选择HSUL_DCI的原因,我会与团队核实并回复您。 对于Vref,我们不向FMC_HPC1_VREF_A_M2C提供任何Vref电压,因为R747和C968部分是DNP。 您能告诉我们是否需要安装这些并从外部提供vref。 谢谢, Parthiban A. |
|
|
|
@ a.parthiban92
对于Vref,我们不向FMC_HPC1_VREF_A_M2C提供任何Vref电压,因为R747和C968部分是DNP。 您能告诉我们是否需要安装这些并从外部提供vref。如果您使用基于VREF的输入标准,则需要在外部或内部提供VREF。 如果您从外部供电,是的,您将需要填充R747和C968。 对于内部Vref,使用500Ω或1KΩ电阻将专用VREF引脚连接到GND。有关详细信息,请查看UG571。 我相信使用LVCMOS比使用上述更改更好。 -------------------------------------------------- -------------------------------------------------- ----------------没有一个愚蠢的问题。 随意问,但快速搜索,以确保它还没有得到解答。 保持对话,获得Kudos和Accept Solution。 -------------------------------------------------- -------------------------------------------------- ------------------- |
|
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
2427 浏览 7 评论
2828 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2295 浏览 9 评论
3377 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2467 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1264浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
591浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
455浏览 1评论
2009浏览 0评论
735浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-26 05:18 , Processed in 1.489036 second(s), Total 89, Slave 73 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号