完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
如图1所示。但腱由于采用分立的专用DDS芯片,各芯片参数很难做到完全相同,参数的差异会造成输出信号频率和相位不同。因此,尽管各DDS芯片采用同一频率字,各个输出信号频率也难以完全相同。同样,由于参数的不一致,波形之间的相位也难以做到同步准确可调,更重要的是各个信号通道间频率差异的累积效应可能会导致同步失败。由于这些原因,要实现多路同步输出且各路信号间成相干关系必须采用另外的系统。本文给出了一种基于FPGA的3路相干信号源设计方案。
DDS(Direct Digital Synthesizer)的实质足对相位进行可控等问隔的采样。一个DDS信号发生器是由:相位累加器、正弦查找表(波形Rom表)、数模转换器以及模拟低通滤波器(LPF)组成,原理框图如图2所示。 2 基于FPGA的3路同步输出DDS工作原理 3路同步相干DDS信号源工作原理如图3所示。 |
|
|
|
3 电路设计
3.1 电路总体接口 本系统采用Verilog语言编程,综合工具为Quartusii,仿真工具为Modelsim。 电路接口有clk,rst_n,K1,K2,K<3,phase1,phase2,phase3,d_out1,d_out2,d_out3,其中clk为系统时钟,rst_n为复位信号低电平异步复位,K1,K2,K3为频率控制字输入(本系统为同一输入),phase1,phase2,phase3为3路相位输入,d_out1,d_out2,d_out3为3路输出。 3.2 源程序代码代码 顶层模块代码如下所示, 4 仿真与分析 仿真测试文件代码如下。 |
|
|
|
只有小组成员才能发言,加入小组>>
3038 浏览 3 评论
27872 浏览 2 评论
3660 浏览 2 评论
4097 浏览 4 评论
基于采用FPGA控制MV-D1024E系列相机的图像采集系统设计
2469 浏览 3 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-4-13 22:14 , Processed in 0.610106 second(s), Total 77, Slave 58 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191
|