完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
你好Xilinx团队,
我们正在使用VC707板。 突然间,我们无法将图像闪存到ROM中(它正在工作)。 请查找附加的iMPACT日志文件以查看失败或错误消息。 ---- '1':加载微程序时遇到的错误.ERROR:Cse - '1':编程器时遇到错误。重置CorePROGRESS_END - 结束操作。经过时间= 28秒。'1':配置数据下载到FPGA失败。 DONE没有变高,请检查配置设置和模式设置。 ---- 我们验证了板载跳线和DIP开关设置,发现没问题。 我们还验证了我们的设置,用工作的VC707板替换不工作的VC707板,发现没问题。 请尽早做好。 先谢谢你。 谢谢, Ashvin Dedakiya ROM-image-program_failed_log.txt 7 KB |
|
相关推荐
7个回答
|
|
闪存编程在您的情况下失败了。
您可以在闪存上执行擦除和空白检查以确保在编程之前闪存已成功擦除吗? -------------------------------------------------- ---------------------------------------------请将帖子标记为 如果提供的信息能够回答您的问题/解决您的问题,请“接受为解决方案”。给予您认为有用的帖子。 |
|
|
|
感谢您的回复。
我们对闪光灯进行擦除和空白检查。 设备擦除成功但空白检查有错误,请参阅附件日志文件以供参考。 --- '1':擦除设备......完成。'1':擦除成功完成。 .. .. .. '1':对设备执行空白检查...地址失败,20144128'1':部分不为空白。 --- 请建议。 谢谢, Ashvin Dedakiya VC707_BlankCheck.txt 6 KB |
|
|
|
您能否请降低电缆速度,看看它是否有任何区别?
-------------------------------------------------- ---------------------------------------------请将帖子标记为 如果提供的信息能够回答您的问题/解决您的问题,请“接受为解决方案”。给予您认为有用的帖子。 |
|
|
|
Ashvin,
你可以尝试使用vivado程序员工具,看看它是否能够编程BPI闪存。 https://secure.xilinx.com/webreg/register.do?group=dlc&htmlfile=&emailFile=&cancellink=&eFrom=&eSubject=&version=2015.4&akdm=1&filename = Xilinx_Vivado_Lab_Win_2015.4_1118_2.tar.gz |
|
|
|
我将电缆速度从10MHz降低到3MHz。
它现在通过空白检查,参见附件日志。 但在ROM图像闪存期间观察到相同的错误。 请指教。 VC707_BlankCheck_pass_3MHz.txt 2 KB |
|
|
|
使用Vivado工具(而不是iMPACT)尝试编程,以下是观察,
1. FPGA(RAM Flash)编程成功,请参见日志 2. Flash(ROM Flash)编程失败,请参见附件日志 --- 执行擦除操作...擦除操作成功。执行空白检查操作...空白检查操作成功。 该部分为空白。执行程序和验证操作...编程/验证操作失败。字符262144不匹配(FF!= 00)错误:[Labtools 27-3144]无效选项:字节262144不匹配(FF!= 00)错误:[Labtools 27-3161] Flash编程不成功 --- 请指教。 VC707_programming-FPGA_Success_with-Vivado.txt 3 KB VC707_programming-Flash_failed_with-Vivado.txt 4 KB |
|
|
|
你的flash问题解决了吗?
我昨天刚用KC705板遇到了同样的问题。 具有位文件的程序设备正常,但选择了程序和验证的程序配置存储器设备失败。 擦除是可以的,空白检查失败。 没有线索表明这是如何发生的。 在Vivado 2015.02中,错误消息显示:[Labtools 27-3161] Flash Programming Unsuccessfull。 在Vivado 2015.4中,除此之外,还有另一条消息:[Labtools 27-3144]无效选项:未指定的失败。 我认为Xilinx应该提供有关编程闪存失败原因的更多信息。 |
|
|
|
只有小组成员才能发言,加入小组>>
2496 浏览 7 评论
2870 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2328 浏览 9 评论
3424 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2510 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
2436浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
658浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
519浏览 1评论
2073浏览 0评论
800浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-2-23 12:40 , Processed in 1.309904 second(s), Total 57, Slave 51 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191