完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
|
相关推荐
33个回答
|
|
|
|
|
|
Romil,DFB不喜欢低截止频率。但你可以欺骗DFB。将它设置为500Hz和输入滤波器的截止频率为10kHz,但饲料滤波器输入1kHz采样率。然后过滤将为您提供50Hz有效截止。这是很不幸的,但足协可以在许多方面得到改善。
|
|
|
|
“DFB不喜欢低截止频率。”
不完全是这样。低频率的问题,FIR,是极点位置接近和 精度要求。因此LF FIR滤波器需要很高的阶数。 但是,在这个问题上,这个问题要少得多。但是问题 这里是双组分具有线性相位解的问题。他们也是 因反馈不当而引起振荡和溢流 架构不同于FIR。但论坛与需要的另一位客户合作 在50赫兹的BP溶液。记住在这里工作在赫兹水平 过滤器的安装时间非常长。所以如果你正在数字化你需要的东西 将其纳入设计。 在VLF中的许多设计是浮点,DFB当然是24位定点。 关于在精确位置获得极点/零点位置所需的顺序。 有效计算低FRQ的几种可供选择方法 资源,附加。 HTTPS://www. DROPBOX.COM/SHB/MGBJM7ED3FZ7DK/AACLC2HYCK2RRCMYY52ZDMQA?DL=0 问候,Dana。 |
|
|
|
我以为你已经这么做了?
我使用滤波器块而不是DFB(数字滤波器块)。 我修改的“过滤adc_vdac”的例子如Dana说,它用于创建一个FC = 50赫兹带阻滤波器。 当做, 罗米拉 |
|
|
|
|
|
|
|
你必须调整你的ADC转换率为1.1千赫指定的过滤器的采样率。使用具有适当周期的PWM,并使ADC开始转换输入和单个转换。
修改(未经测试)附加。 鲍勃 FieldAdcVdAc1Pr01000。Cyrkk.Access 01.Zip 814.7 K |
|
|
|
|
|
|
|
|
|
|
|
我使用的是创建者3.2,问题和你在这里的最后一个附件一样。
|
|
|
|
如果我打开cyschfile误差”型system.drawing.fontstyle,系统图,版本= 4.0.0.0,文化=中性、PublicKeyToken = b03f5f7f11d50a3a GUID都找不到)“现在我试着对造物主3.3
当做 |
|
|
|
|
|
|
|
我升级软件。
|
|
|
|
|
|
|
|
对。50赫兹工作精细。但我还有另一个问题。如果输入200赫兹,输出信号就没有正确。这个信号有点像楼梯…
|
|
|
|
|
|
|
|
是输入ADC
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
750个成员聚集在这个小组
加入小组2060 浏览 1 评论
1817 浏览 1 评论
3627 浏览 1 评论
请问可以直接使用来自FX2LP固件的端点向主机FIFO写入数据吗?
1756 浏览 6 评论
1503 浏览 1 评论
CY8C4025LQI在程序中调用函数,通过示波器观察SCL引脚波形,无法将pin0.4(SCL)下拉是什么原因导致?
490浏览 2评论
CYUSB3065焊接到USB3.0 TYPE-B口的焊接触点就无法使用是什么原因导致的?
345浏览 2评论
CX3连接Camera修改分辨率之后,播放器无法播出camera的画面怎么解决?
406浏览 2评论
350浏览 2评论
使用stm32+cyw43438 wifi驱动whd,WHD驱动固件加载失败的原因?
842浏览 2评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-13 09:53 , Processed in 1.282675 second(s), Total 81, Slave 75 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号