完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
|
相关推荐
10个回答
|
|
1. 铺地好的方面:
注意信号线的PCB板边缘的走线 如果铺地;这个信号线对外的信号耦合就减小了;PCB铺铜地在PCB板的边缘的地方就要有; 铺铜铺在信号线之间,它就能降低信号间的串扰,串扰中的EMI辐射是跟它间接的关系的! 如果两个都能达到或者做到了 EMI效果就会好!铺地不是每个地方按面积来数的,地要有目标的去铺设才会有好的作用的! |
|
|
|
PCB有铺铜的条件,且这个铺铜是有作用的,如果能提升EMI的性能;可建议采用PCB铺地铜的法则!
|
|
|
|
|
|
|
|
实际案例分享
对于高频的应用电子产品线路;系统由于共模电流的干扰EMI的问题,我们在DC-DC直流电流输出端以及功能电路的接口连接器端需要增加共模电感及其组合的LCM*C的EMI滤波器的设计;此时的PCB铺地铜布局布线会对我们的高频EMI就会带来影响;分析参如下: 分析: 1.当电子线路中有共模电感的滤波设计时,前后级进行PCB铺地铜设计时TOP层的走线与BOTTOM底层的PCB铺地就会存在耦合电容Cp;高频的骚扰信号就会通过耦合电容影响共模电感的噪声阻抗性能;等效电路如下: |
|
|
|
2.比如系统的设计LCM器件的杂散电容为2pF;其谐振频率点在4MHZ左右;进行PCB的铺地铜的设计由于PCB的布线,其输入的走线与PCB的铺地铜带来有6pF的耦合电容参数;在其LCM的谐振点后就会降低其阻抗值-如上图的频率&阻抗特性曲线参考数据;在进行EMI测试时就会带来高频>4MHZ的高频EMI的问题!
3.在进行PCB双面板布线铺铜地的设计时;在某些电路设计中改进PCB布局及走线就可以降低高频的EMI电磁干扰;简单优化的PCB设计参考如下: 注意:如果接地层存在噪声耦合源,则接地层不应靠近敏感输入电路。 |
|
|
|
对于PCB双面板的铺铜地不是每个地方按面积来铺设的,铺地要有目标的去铺设才能有好的作用,不正确的铺地设计反而会恶化系统的EMC性能。
实际应用中电子产品的EMC涉及面比较广;我们有时需要对电子设计师遇到的实际问题 进行实战分析!先分析再设计;实现性价比最优化原则! |
|
|
|
跟着楼主一起学习一下
|
|
|
|
学习一下学习一下
|
|
|
|
|
|
|
|
要注意合理双层铺铜铺在信号线之间减少平行排列,会使信号间的串扰。
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
1825 浏览 2 评论
LDO线性稳压器产生了模拟电源与数字电源,模拟电源去给运放供电,他们的地是不是同一个地?
3539 浏览 2 评论
3450 浏览 2 评论
1427 浏览 0 评论
4435 浏览 1 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-3-15 07:32 , Processed in 0.768927 second(s), Total 59, Slave 53 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191