完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
假设没有时间/编码错误=>
为什么设计可以依赖于编译? - 如果没有警告(没有锁存器,没有未定义的状态,功能和时序仿真工作) - 如果Planahead 14,6标准和跟踪报告后没有计时错误。 (所有时钟的时序都放宽了0.5 ns) - 如果输出信号被约束覆盖。 我正在使用我编辑的Xilinx反序列化模板,并且块上没有编码错误。 我实例化相同的反序列化块9次,它只在2个数据通道%25的编译中失败。 FPGA在一些编译中的表现令人难以置信。 当它工作时,它总能正常工作,即使我将FPGA 70度或在几秒钟内冻结到10度。 你建议在一个固定的位置锁定反序列化块吗? 我听说赛灵思提出了这个建议,并说这是因为Spartan 6不是PVT压缩甚至使用了相位检测。 以上来自于谷歌翻译 以下为原文 Assuming that there are no timing/coding mistakes => How come a design can be compilation dependent?
I am using a Xilinx deserialization template that I edited and there are no coding mistakes on the block. I instantiate the same deserialization block 9 times and it fails only in 2 data channels %25 of the compilations. The FPGA performs unbeliably well in some compilations. When it works, it always works correctly even I make the FPGA 70 degrees or freeze it to 10 degrees in few seconds. Do you suggest to lock deserialization block on a fixed location? I heard that Xilinx suggest this and says it is because Spartan 6 is not PVT compansated even phase detection used. |
|
相关推荐
2个回答
|
|
99 ...
您的假设可能无效。 如果设计没有问题,那么任何地方和路线都应该(应该)同样有效,是的。 导致某些路线不起作用的原因是: 无约束的路径 抖动超过松弛 IO耦合回电源和接地的信号完整性问题(过冲,下冲) 异步逻辑 ... Austin Lesea主要工程师Xilinx San Jose 在原帖中查看解决方案 以上来自于谷歌翻译 以下为原文 99... Your assumptions are likely invalid. If there were no problems with the design, then any place and route would (should) work equally well, yes. What causes some routings to not work are: unconstrained paths jitter exceeds slack signal intergrity issues with IO's coupling back to the power and ground (overshoot, undershoot) asynchronous logic ... Austin Lesea Principal Engineer Xilinx San JoseView solution in original post |
|
|
|
99 ...
您的假设可能无效。 如果设计没有问题,那么任何地方和路线都应该(应该)同样有效,是的。 导致某些路线不起作用的原因是: 无约束的路径 抖动超过松弛 IO耦合回电源和接地的信号完整性问题(过冲,下冲) 异步逻辑 ... Austin Lesea主要工程师Xilinx San Jose 以上来自于谷歌翻译 以下为原文 99... Your assumptions are likely invalid. If there were no problems with the design, then any place and route would (should) work equally well, yes. What causes some routings to not work are: unconstrained paths jitter exceeds slack signal intergrity issues with IO's coupling back to the power and ground (overshoot, undershoot) asynchronous logic ... Austin Lesea Principal Engineer Xilinx San Jose |
|
|
|
只有小组成员才能发言,加入小组>>
2370 浏览 7 评论
2786 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2255 浏览 9 评论
3330 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2420 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
743浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
531浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
344浏览 1评论
747浏览 0评论
1948浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-14 13:04 , Processed in 1.192698 second(s), Total 78, Slave 62 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号