完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
如何通过en148生产勘误表影响MCB的运行?
更具体地说,使用IDELAYS的MCB的DQS居中与勘误表中的“后期数据边缘”和“单个数据位损坏”相结合。 300MHz / 600Mb / s DDR3设计会受到影响吗? 以上来自于谷歌翻译 以下为原文 How is the operation of the MCB affected by the en148 Production Errata?More specifically the DQS centering of the MCB which is using IDELAYS combined with the "late data edge" and "single data bit corruption" from the errata.Will a 300MHz / 600Mb/s DDR3 design be affected? |
|
相关推荐
1个回答
|
|
MCB控制器不使用IODELAY2块,并且不受勘误表的影响。
------您是否尝试在Google中输入问题? 如果没有,你应该在发布之前。太多结果? 尝试添加网站:www.xilinx.com 以上来自于谷歌翻译 以下为原文 The MCB controller does not use the IODELAY2 block and is not impacted by the errata. ------Have you tried typing your question into Google? If not you should before posting. Too many results? Try adding site:www.xilinx.com |
|
|
|
只有小组成员才能发言,加入小组>>
2424 浏览 7 评论
2825 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2294 浏览 9 评论
3374 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2465 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1213浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
590浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
452浏览 1评论
2006浏览 0评论
731浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-25 02:12 , Processed in 1.335022 second(s), Total 45, Slave 40 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号