完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
各位专家好!请教一个问题:
在ADS1232的数据手册中看到一句话,“AVDD must be powered up at least 10us before PDWN goes high”----fig 40 如果这个间隔时间没按要求大于10us,会造成芯片永久性损坏,还是芯片工作不稳定? 现在手边有个方案,PDWN管脚是由MCU 控制的,上电时MCU管脚自动置高,故与AVDD的上电间隔小于10us ,但是MCU会在采样前,置低再置高一下该管脚。 请问这种方案可以么? |
|
相关推荐
2 个讨论
|
|
多谢!!!
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
580 浏览 1 评论
418 浏览 1 评论
611 浏览 2 评论
NA555DR VCC最低电压需要在5V供电,为什么用3.3V供电搭了个单稳态触发器也使用正常?
894 浏览 3 评论
MSP430F249TPMR出现高温存储后失效了的情况,怎么解决?
704 浏览 1 评论
AT32F407在USART2 DMA发送数据时,接包接到了要发送的数据,程序还是处于等待传输完成的标识判断中,为什么?
178浏览 29评论
1142浏览 23评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
315浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
276浏览 14评论
两个TMP117传感器一个可以正常读取温度值,一个读取的值一直是0,为什么?
125浏览 13评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-1-31 15:03 , Processed in 1.034171 second(s), Total 67, Slave 54 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号