完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
我使用两个独立的位文件在JTAG链中配置了两个FPGA。
在这种情况下,完成总是设置为低,尽管影响说“程序成功”。 我将完成引脚连接到LED,在那里我看不到LED发光。 附加了日志文件。 请提出解决方案。 _impact.log 36 KB 以上来自于谷歌翻译 以下为原文 I configured two FPGAs in a JTAG chain using two separate bit files. In this case, the done is always set to low, eventhough the Impact say "program succeed". I tied the done pin to LED, where I can't see the LED glow. Log file is attached. Please suggest the solution. _impact.log 36 KB |
|
相关推荐
2个回答
|
|
谢谢回复,
在设计中,两个FPGA的DONE引脚通过上拉连接在一起。 然后它使用FET驱动LED。 两个FPGA的INIT和PROG引脚分别绑定(INIT + INIT)/(PROG + PROG)。 当你躲避时,我会试着。 以上来自于谷歌翻译 以下为原文 Thanks for the reply, In the design, DONE pins of two FPGAs are tied together with a pullup. Then it is driving the LED using FET. Also the INIT and PROG pins of two FPGAs are tied separately (INIT+INIT) / (PROG+PROG). I will try, as you suugested. |
|
|
|
我试着通过为最后一个FPGA设置“Drive DONE pin high”并对其进行编程。
但结果仍然相同。 无法看到配置完成。 INIT和CONFIG完成总是很低(配置过程之前/之后)。 我以为它是某种“互相锁定”的? 有任何想法吗 ? 以上来自于谷歌翻译 以下为原文 I tried by setting the "Drive DONE pin high" for the last FPGA and programmed it. But still result is same. Can't able to see the config done. INIT and CONFIG done is always low (before/after configuration process). I thought it is some kind of "locking each other" ? Any ideas ? |
|
|
|
只有小组成员才能发言,加入小组>>
2498 浏览 7 评论
2870 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2329 浏览 9 评论
3424 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2510 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
2437浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
658浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
519浏览 1评论
2073浏览 0评论
800浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-2-23 13:19 , Processed in 1.324872 second(s), Total 77, Slave 61 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191