完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
喜
我有一个设计,我连接了2个FPGA - 一个vlx75T(发送125MHz clk和txdata)到vlx760 FPGA。 并且vlx760 FPGA在由vlx75生成的相同clk处将数据(rxdata)发送回vlx75T。 有连接器 在FPGA之间连接它们。 我想知道 - 1)为进入vlx760t FPGA的txdata和clk线的约束添加偏移是“强制性的”吗? 甚至没有约束的偏移,设计仍然可以工作? 2)我的想法是,由于clk和txdata来自相同的源并具有相同的路径/互连延迟,因此在这种情况下进入vlx760 FPGA的clk和txdata不需要在约束中作为两条线路上的延迟进行偏移 会是一样的。 我的理解是正确的吗? 如果我的理解不正确,那么在什么情况下我需要使用偏移输入/输出约束? 3)我需要从vlx760到vlx75 fpga的rxdata的偏移约束吗? 4)由于clk为125MHz,因此设计无法满足vlx760 fpga的时序要求。 将偏移输入/输出约束添加到vlx760 fpga - IN ANY WAY - 帮助满足125MHz周期约束? 帮帮我 !!! :) ž。 以上来自于谷歌翻译 以下为原文 hi, i have a design where i have connected 2 FPGAs - a vlx75T (which sends a 125MHz clk and txdata) to a vlx760 FPGA. and the vlx760 FPGA sends back data (rxdata) to vlx75T at the same clk generated by vlx75. there is connector in between the FPGAs to connect them. I wanted to know - 1) is it "compulsary" to add offset in constraints for the txdata and clk lines going into the vlx760t FPGA? or even without the offset in constraint, the design can still work? 2)My thinking is that since the clk and txdata are coming from the same source and have the same path/interconnect delay so in that case the clk and txdata going into the vlx760 FPGA donot need offset in constraint as the delay on both the lines will be the same. is my understanding correct? If my understanding is not correct, then in what case will i need to use the offset in/out constraints? 3) do i need offset out constraint for the rxdata going from vlx760 to vlx75 fpga? 4) since the clk is 125MHz, the design is failing to meet timing on the vlx760 fpga. will adding the offset in/out constraints to vlx760 fpga - IN ANY WAY - help meet the 125MHz period constraint ? help !!! :) z. |
|
相关推荐
1个回答
|
|
ISE工具不使用偏移输入/输出约束来以任何方式更改放置或布线。
他们只是告诉你你是否达到了预期的进/出时间。 它们不是必需的,但如果理解正确可以给你有价值的反馈。 如果你密切关注设计的内部,你可能不需要它们。 只需查看fpga编辑器即可查看内部发生的情况。 确保在iobs中注册io以获得更一致的结果。 您应该首先尝试满足时序,而不考虑那些偏移输入/输出约束,然后在以后添加它们以使设计在整个构建中保持稳定。 安德鲁 在原帖中查看解决方案 以上来自于谷歌翻译 以下为原文 The offset in/out constraints are not used by the ISE tools to change the placement or routing in any way. They just tell you if you met your expected in/out timing or not. They are not required but if understood correctly can give you valuable feedback. if you pay close attention to the internals of the design you probably don't need them. Just look in fpga editor to see exactly what's going on internally. Make sure to register your io in the iobs to get more consistent results. You should try to meet timing first without those offset in/out constraints and then add them in later to make the design solid across builds.AndrewView solution in original post |
|
|
|
只有小组成员才能发言,加入小组>>
2363 浏览 7 评论
2782 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2248 浏览 9 评论
3326 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2414 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
734浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
524浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
336浏览 1评论
742浏览 0评论
1940浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-10 14:05 , Processed in 1.165637 second(s), Total 76, Slave 60 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号