完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
![]() 附件1.zip是我的所有代码。 ===分割线=== 这里我描述一下我遇到问题的过程。 我的思路是,现在Quartus里面处理mif文件,生成 .v 文件。 根据 FPGA笔记(九)-实现ROM步骤 文章的内容,编写如下mif文件内容。 Data.mif
生成如下文件 ![]() Task1.v 是顶层模块。[代码内容见1.zip] Task1_sim.v 是仿真文件。[代码内容见1.zip] 仿真的思路是,clk 每一个单位时间取一次反,address 每5个单位时间取一次+1. 这样的话,ROM每一地址的数据就会被取出来。 但是最终仿真的结果是这样的 ![]() |
|
相关推荐
2个回答
|
|
文中两个文章的地址
modelsim仿真fifo和rom时候,输出出现高阻 https://blog.csdn.net/zd_2010/article/details/41864167 FPGA笔记(九)-实现ROM步骤 https://blog.csdn.net/Struggle_For_M/article/details/51883916 |
|
|
|
问题解决了,用Quartus调用Modelsim即可
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
AG32软件包SDK更新:加入新例程(可实现至少15个UART串口)
1023 浏览 0 评论
从零开始驯服Linux(一):ZYNQ-Linux启动文件构建全解析
1822 浏览 0 评论
AG32 SDK 更新版本1.7.0:加入dsp例程和Slave SPI例程
626 浏览 0 评论
1241 浏览 0 评论
595 浏览 0 评论
6487 浏览 114 评论
2589 浏览 58 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-3-31 05:55 , Processed in 0.693799 second(s), Total 73, Slave 56 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191