完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
嗨,
我尝试使用XPE工具计算FPGA器件的功耗。 我把结果提到的'Total On-Chip Power'。 我注意到该值随着电路板热阻的变化而变化。 功耗与电路板的热阻有什么关系? 相反,它应该只影响IC的结温。 我的理解是否正确? 问候, 迪克西特 以上来自于谷歌翻译 以下为原文 Hi, I tried to calculate the power consumption of my FPGA device using the XPE tool. I took the 'Total On-Chip Power' mentioned as the result. I noticed that the value changes with the change in the thermal resistance of the board. What does the power consumption has to do with the thermal resistance of the board? Rather it should affect only the junction temperature of the IC. Is my understanding correct? Regards, Dixit |
|
相关推荐
4个回答
|
|
d,
结温影响静态功率(由于漏电流)。 装置越冷,泄漏越低。 设备越热,泄漏越高。 Austin Lesea主要工程师Xilinx San Jose 在原帖中查看解决方案 以上来自于谷歌翻译 以下为原文 d, Junction temperature affects the static power (due to leakage current). The cooler the device, the lower the leakage. The hotter the device, the higher the leakage. Austin Lesea Principal Engineer Xilinx San JoseView solution in original post |
|
|
|
d,
结温影响静态功率(由于漏电流)。 装置越冷,泄漏越低。 设备越热,泄漏越高。 Austin Lesea主要工程师Xilinx San Jose 以上来自于谷歌翻译 以下为原文 d, Junction temperature affects the static power (due to leakage current). The cooler the device, the lower the leakage. The hotter the device, the higher the leakage. Austin Lesea Principal Engineer Xilinx San Jose |
|
|
|
同样重要的是要注意,默认情况下,Xpower中的环境温度设置为25摄氏度。
如果您确实需要进行最差情况分析,则应将其更改为系统的最高环境温度要求。 这也将在功耗方面产生影响。 同样设置环境温度允许Xpower计算正确的结温,这必须符合您的规格(商业工业等)。 - Gabor 以上来自于谷歌翻译 以下为原文 It's also important to note that by default, the ambient temperature is set to 25 degrees C in Xpower. If you really need to get a worst case analysis, you should change this to the maximum ambient temperature requirement for your system. This will also make a difference in power consumption. Also setting the ambient temperature allows Xpower to calculate the correct junction temperature, which must meet the spec's for your part (commercial Industrial, etc.). -- Gabor |
|
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
2363 浏览 7 评论
2782 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2248 浏览 9 评论
3326 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2414 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
736浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
526浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
339浏览 1评论
745浏览 0评论
1943浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-11 05:20 , Processed in 1.285919 second(s), Total 82, Slave 66 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号