完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
在我的项目中,我使用PSoC5FTK。
GPIO奇怪的行为已经被检测到。两个子系统,两个问题。第一个红外接收器,连接到P5〔1〕。在接收周期(RC6协议)中存在雪崩中断Req,1000和更多。GPIO设置(CMOS,TTL,上拉,下拉和其他)没有任何效果。脉冲清晰,无噪声,无抖动;前端也正常。只有外部施密特触发器(7AHC14)RC接收机正常工作。示波器上的脉冲图象(在施密特和之前)没有差别(只有一个-触发前端是直的)。 在第二子系统症状相似。正交编码器忽略脉冲。(1000 CPR编码器)。在100个完整的轴演化中,有700到800个丢失的脉冲。示波器画面很好,没有相移之间的通道,无抖动,无噪音,锋很清楚。良好的编码器。但它只能74ahc14通道信号预处理后。 我想,这psoc5是前超级敏感信号持续时间。有人能告诉我吗? 以上来自于百度翻译 以下为原文 In my project I use PSOC5 FTK. GPIO strange behavior has been detected. Two subsystems, two problems. First - IR receiver, connected to P5[1]. In receive cycle (RC6 protocol) there are avalanche interrupt req., 1000 and more. GPIO settings ( CMOS, TTL, pull-up, pull-down and others ) have no effect. Pulses are clear, no noise, no jitter; fronts normal too. Only with external shmitt trigger (74AHC14) RC receiver work normally. Pulses picture on oscilloscope (after shmitt and before) doesn't differ (omly one - after trigger fronts are little straight). In second subsystem symptoms are similar. Quadrature encoder misses pulses. (1000 cpr encoder). On 100 full shaft evolutions there are 700 - 800 missed pulses. Oscilloscope picture is very good, no phase shift between channels, no jitter, no noise, fronts very clear. Good encoder. But it works only after 74AHC14 channels signal precondition. I think, that PSOC5 is super sensitive to signal front duration. Can anyone tell something about it? |
|
相关推荐
2个回答
|
|
关于正交编码器的问题,我可以告诉你,我也有类似的问题在一个原型项目与SARTTKITE与这个组件一起工作的机械编码器(与RC过滤输出)。通过在TopDead中增加两个反相器,我得到了一些改进。我还必须玩一些不同的时钟频率,以获得最好的结果。不完美,但好多了。
以上来自于百度翻译 以下为原文 On the quadrature encoder issue, I can tell you that I also had similar problems in a prototype project with the StarterKit with this component working with a mechanical encoder (with RC filtered outputs). I got some improvement by adding two inverters into the TopDesign. I had also to play with some different clock frequencies to get the best results. Not perfect, but much better. |
|
|
|
序列化,
你能告诉我们你使用的公共汽车时钟频率是多少吗? 在PSoC Creator(PSoC Creator 1)的最新版本中,有一个同步组件。这可以用来将外部信号与系统时钟同步。这将有助于消除计数的缺失。 以上来自于百度翻译 以下为原文 SeriouSerg, Can you let us know what is the Bus Clock frequency you are using? In the latest version of PSoC Creator(PSoC Creator 1.0), there is a Sync Component. This can be used to synchronize the external signal with the system Clock. This will help eliminate the missing of counts. |
|
|
|
只有小组成员才能发言,加入小组>>
750个成员聚集在这个小组
加入小组2055 浏览 1 评论
1811 浏览 1 评论
3622 浏览 1 评论
请问可以直接使用来自FX2LP固件的端点向主机FIFO写入数据吗?
1747 浏览 6 评论
1499 浏览 1 评论
CY8C4025LQI在程序中调用函数,通过示波器观察SCL引脚波形,无法将pin0.4(SCL)下拉是什么原因导致?
484浏览 2评论
CYUSB3065焊接到USB3.0 TYPE-B口的焊接触点就无法使用是什么原因导致的?
339浏览 2评论
CX3连接Camera修改分辨率之后,播放器无法播出camera的画面怎么解决?
401浏览 2评论
343浏览 2评论
使用stm32+cyw43438 wifi驱动whd,WHD驱动固件加载失败的原因?
836浏览 2评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-10 15:47 , Processed in 0.569641 second(s), Total 47, Slave 42 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号