完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
各位大虾,在目前一项设计实现中我现在需要给AD9780提供400M的工作时钟(CLKP/CLKN),目前可以有两种方式来实现:一是直接用一个400M的晶振给AD9780提供;二是由FPGA输出400M的时钟供给CLKP/CLKN,从而省去那个400M的晶振。设计中FPGA即使不给AD9780提供时钟,也要与ADP780通信,FPGA输出的400M时钟是通过将供给FPGA的40M时钟倍频得到。
我的问题是: 1。给AD9780提供时钟的以上两种方式中,从包括时钟的抖动和偏斜等各项指标来分析哪一种方式比较合理,时钟信号的质量会更好? 2。如果可以用FPGA提供时钟,在电路设计上有什么需要需要特别注意的地方? 希望能得到您丰富的应用调试经验的支持。拜托,非常感谢! |
|
相关推荐
|
|
只有小组成员才能发言,加入小组>>
2298个成员聚集在这个小组
加入小组1126 浏览 2 评论
给ADUM4223 增加信号驱动15V电压就不正常, 波动很大会被烧是什么情况?
1485 浏览 2 评论
ADP5092 SYS端口为2.09V,但是REG_OUT为0是什么原因?
2012 浏览 1 评论
ad7193差分输入ain1与ain2差是正值时,读到电压与实际值误差小,但为负值值,误差就变的很大
4331 浏览 2 评论
9147 浏览 1 评论
ADC3442采集,分析数据出现有规则毛刺,请问是哪方面的问题啊?
1834浏览 3评论
AD7190状态寄存器一直是0x80,连续转换模式下RDY不拉低
1772浏览 2评论
1127浏览 2评论
1774浏览 2评论
给ADUM4223 增加信号驱动15V电压就不正常, 波动很大会被烧是什么情况?
1486浏览 2评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-2-24 11:06 , Processed in 0.799057 second(s), Total 41, Slave 36 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191