完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
L6470:连接Vreg和Vdd供电?
#l6470#l6470 以上来自于谷歌翻译 以下为原文 L6470: connect Vreg and Vdd for 5V supply? #l6470 #l6470 |
|
相关推荐
4个回答
|
|
|
|
|
|
对于5V电源电压:
VREG连接到3.3V或内部供电(在这种情况下是Vreg引脚上的电容)VDD连接到5V 以上来自于谷歌翻译 以下为原文 For 5V supply voltage: VREG connected to 3.3V or internally supplied (in this case plase a capacitor on Vreg pin)VDD connected to 5V |
|
|
|
如果仅使用5V Vdd
对于开路(使用内部3.3V寄存器)Vreg引脚,建议使用什么值的上限 谢谢 乔 以上来自于谷歌翻译 以下为原文 If using 5V only for Vdd What value cap(s) are recommended for a open (using Internal 3.3V reg) Vreg pin Thanks Joe |
|
|
|
亲爱的乔,
VREG引脚至少需要一个22uF的电容才能稳定工作。建议值为47uF。 如果你想使用电解帽,我还建议你添加一个小陶瓷帽(100nF)来过滤来自逻辑的电流尖峰。 VDD需要一个10uF的电容。 亲切的问候 恩里科 以上来自于谷歌翻译 以下为原文 Dear Joe, The VREG pin needs at least a 22uF capacitor to be stable. The recommended value is 47uF. If you want to use a electrolytic cap, I also suggest you to add a small ceramic cap (100nF) to filter the current spikes coming from the logic. The VDD need a 10uF capacitor. Kind Regards Enrico |
|
|
|
只有小组成员才能发言,加入小组>>
请教:在使用UDE STK时,单片机使用SPC560D30L1,在配置文件怎么设置或选择?里面只有SPC560D40的选项
2741 浏览 1 评论
3244 浏览 1 评论
请问是否有通过UART连接的两个微处理器之间实现双向值交换的方法?
1813 浏览 1 评论
3653 浏览 6 评论
6043 浏览 21 评论
1342浏览 4评论
203浏览 3评论
对H747I-DISCO写程序时将CN2的st-link复用为usart1,再次烧录时无法检测到stlink怎么解决?
356浏览 2评论
STM32G474RE芯片只是串口发个数据就发烫严重是怎么回事?
445浏览 2评论
STM32处理增量式编码器Z信号如何判断中断是正转的还是反向转的?
275浏览 2评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-26 05:04 , Processed in 1.550378 second(s), Total 52, Slave 46 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号