完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
嗨,
我正在使用ISE 12.1并在地点和路线之后获得以下PAR报告。 它没有显示任何设置值,但仅在最后阶段显示如下: 阶段5:0未布线; (设置:273,保持:486295,组件切换限制:0)实际时间:4分钟32秒阶段6:0未布线; (设置:273,保持:486295,元件切换限制:0)实时:4分35秒7相0:0未布线; (设置:0,保持:486295,分量切换限制:0)实时:5分9秒阶段8:0未布线; (设置:0,保持:486295,分量切换限制:0)实时:5分9秒阶段9:0未布线; (设置:0,保持:486295,分量切换限制:0)实时:5分10秒相10:0未布线; (设置:0,保持:0,分量切换限制:0)实时:5分33秒阶段11:0未布线; (设置:3867,保持:0,分量切换限制:0)实时:5分43秒 为什么它会在最后阶段显示设置值而不是PAR报告的早期阶段......我从未在早期版本中看到过这种报告,而且在ISE 12.1中也是如此 我是否需要(考虑)对此报告做出反应以降低设计的“时间分数”? 寻找澄清。 提前致谢 以上来自于谷歌翻译 以下为原文 Hi, I am using ISE 12.1 and getting the following PAR report after place and route . Its not showing any of setup values, but shows only in final stage as follows: Phase 5 : 0 unrouted; (Setup:273, Hold:486295, Component Switching Limit:0) REAL time: 4 mins 32 secs Phase 6 : 0 unrouted; (Setup:273, Hold:486295, Component Switching Limit:0) REAL time: 4 mins 35 secs Phase 7 : 0 unrouted; (Setup:0, Hold:486295, Component Switching Limit:0) REAL time: 5 mins 9 secs Phase 8 : 0 unrouted; (Setup:0, Hold:486295, Component Switching Limit:0) REAL time: 5 mins 9 secs Phase 9 : 0 unrouted; (Setup:0, Hold:486295, Component Switching Limit:0) REAL time: 5 mins 10 secs Phase 10 : 0 unrouted; (Setup:0, Hold:0, Component Switching Limit:0) REAL time: 5 mins 33 secs Phase 11 : 0 unrouted; (Setup:3867, Hold:0, Component Switching Limit:0) REAL time: 5 mins 43 secs How come It will show setup value in final phase instead of earliey phases of PAR report...I never seen this kind of report in earlier versions and is happening with ISE 12.1 Do I need to (consider) react for this report to reduce the design's " timing score"? Looking for clarifiction. Thanks in advance |
|
相关推荐
2个回答
|
|
我会打开一个网页,看看为什么时间分数在达到时间后会回落。
以上来自于谷歌翻译 以下为原文 I would open up a webcase to see why timing score regressed after it met timing. |
|
|
|
路由器会进行大量的引脚交换,因为它会重新设置并重新设计路由,引脚延迟会随着时间的推移而改变。
它没有立即重新计算新的引脚延迟以节省运行时间,因此它暂时使用旧的引脚延迟信息。 我认为在你的情况下发生的事情是路由器在第10阶段遇到了时序,更新了引脚延迟,然后在第11阶段报告了一个“新的”时序违规。 那说我不记得看到像这样大的挥杆。 我还认为,基于何时发生这种情况,必须涉及保持时间路由器。 从您的帖子中不清楚阶段11是否是最终的路由器迭代。 它是否因该定时错误而退出? 以上来自于谷歌翻译 以下为原文 The router does a lot of pin-swapping as it rips up and re-routes the design and pin delays can change as that occurs. It doesn't immediately recalculate the new pin delays to save run-time so it is temporarily working with old pin delay information. I think what happened in your case was that the router met timing in phase 10, updated the pin delays and then reported a "new" timing violation in phase 11. That said I don't remember seeing a swing as large as this. I also think based on when this occurred that the hold time router must be involved. It's not clear from your post whether phase 11 was the final router iteration. Did it quit with that timing error? |
|
|
|
只有小组成员才能发言,加入小组>>
2424 浏览 7 评论
2825 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2294 浏览 9 评论
3374 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2465 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1226浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
590浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
452浏览 1评论
2006浏览 0评论
731浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-25 09:17 , Processed in 1.303889 second(s), Total 80, Slave 64 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号